共查询到15条相似文献,搜索用时 515 毫秒
1.
2.
基于CSD方法滤波器的FPGA优化设计 总被引:1,自引:0,他引:1
在高速信号处理中,特别是在大时宽带宽积条件下,高速雷达信号的数字正交采样和脉冲压缩包含大量的乘加运算,运算量非常大,使用DSP芯片实现需多片处理完成,使系统的工作延迟大、成本高、功耗大、调试困难。文中采用CSD(Canonic Signed—Digital)算法的思想,实现数字正交采样和脉冲压缩滤波器算法优化,可显著降低运算量,使用可编程逻辑器件迅速快捷完成系统的硬件设计,并用Ahera公司的FPGA芯片进行了验证,最后给出了结果比较和分析。 相似文献
3.
4.
超宽带正交解调接收机的误差分析与数字补偿方法 总被引:5,自引:0,他引:5
本文提出了超宽带正交解调接收机的误差分析方法,并且针对超宽带线性调频信号,分析了超宽带正交解调误差对脉冲压缩的影响,然后提出了超宽带正交解调误差的数字补偿方法,在实际系统中获得了比较理想的脉冲压缩输出响应。 相似文献
5.
线性调频信号数字脉冲压缩技术分析 总被引:3,自引:1,他引:2
在线性调频信号脉冲压缩原理的基础上,利用Matlab对数字脉冲压缩算法进行仿真,得到了雷达目标回波信号经过脉冲压缩后的仿真结果。运用数字脉冲压缩处理中的中频采样技术与匹配滤波算法,对中频采样滤波器进行了优化,降低了实现复杂度,减少了运算量与存储量。最后总结了匹配滤波的时域与频域实现方法,得出在频域实现数字脉冲压缩方便,运算量小,更适合线性调频信号。 相似文献
6.
基于CSD算法的高阶FIR滤波器优化设计 总被引:1,自引:0,他引:1
在通信或雷达领域的高速实时信号处理中,通常包含大量的高速高阶FIR滤波器的设计。例如在雷达信号处理中,要进行数字正交采样和脉冲压缩器的设计,要求滤波器速率高,阶数大,运算量非常大。若使用DSP芯片则需多片处理完成,使得系统的工作延迟长、成本高、功耗大、调试困难。该文根据CSD(Canonic Signed—Digital)算法的思想,实现了高阶高速FIR滤波器的优化设计。该算法可显著降低算法的运算量,可用可编程逻辑器件迅速快捷地完成系统的硬件设计。文中举例用Altera公司的FPGA来实现数字正交采样和脉冲压缩滤波器算法优化,进行了实验验证,最后给出了结果比较和分析,证明这对基于FPGA的高阶FIR滤波器的设计有实际意义。 相似文献
7.
8.
9.
多相滤波是实现数字下变频及数字相干检波的关键技术,是雷达、声纳和通信等系统中为数字信号处理提供高质量的正交信号的有效手段。文中讨论了多相滤波的基本原理,给出了采用多相滤波的方法对中频带限信号处理的仿真分析,并结合一款脉冲压缩雷达中频数字化接收机的实现方案进行工程验证,结果表明,在技术指标上可有效克服正交通道不一致问题,具有较高的应用价值。 相似文献
10.
中频正交采样的设计与实现结果 总被引:9,自引:2,他引:7
为满足高性能信号处理技术要求,需要直接对中频信号进行采样来得到正交双路信号。设计了基于数字乘积检波器的中频正交采样系统的方案,采用IMOSA100来实现电路,并对实现结果进行了测试。文章还讨论了具体实现中的几个重要问题与现象,并与常规正交双路采样电路进行了对比分析,实验结果表明,数字中频正交采样完全可以满足高性能信号处理技术的要求。 相似文献
11.
在脉压体制的雷达中,正交插值和脉冲压缩是雷达信号处理的前端,通用的分开处理的方法增加了系统结构的复杂性以及成本的提高.本文通过对正交插值脉冲压缩各种工程实现方法的研究,采用合成算法,在一定条件下简化系统结构并不增加运算量,并通过仿真在理论上讨论其性能和可行性. 相似文献
12.
13.
14.