共查询到20条相似文献,搜索用时 125 毫秒
1.
2.
3.
锁相环在很多领域都得到了广泛应用。本文给出了一款全芯片集成锁相环电路设计,其工作输出频率范围在50M到150M之间,抖动在150ps以内,工作电压为2.5伏,该芯片采用了0.25μmCMOS工艺。本文主要阐述全芯片集成锁相环的设计方法,以及对各个参数的折衷设计考虑,最后给出了一些仿真结果和电路物理版图。 相似文献
4.
针对目前不同芯片和设备之间接口电平标准不一样的问题,设计了一种多接口电平输出频率综合器。通过锁相环芯片产生1.6 GHz^3.2 GHz频段的信号,利用并行转串行芯片将锁相环产生的信号降频到FPGA能处理的频段,FPGA进行相应分频输出目标频率,最后通过电平转换电路调节信号的共差模电压实现目标电平输出。选择LVPECL、LVDS和+7 dBm 3种典型电平进行测试,测试结果表明,系统输出频率稳定,误差达到0.025%,转换电平的电压值误差最大为3.268 mV,满足系统设计要求。 相似文献
5.
简要介绍了小数分频技术的发展、应用和分类,通过探讨基于Σ-Δ调制技术的小数分频锁相环电路的原理,分析了由该锁相环构成的频率合成器的输出相位噪声和输出杂散,在此基础上提出了一种应用于卫星通信的小数分频频率合成器拓扑电路,并重点对其输出杂散进行了分析。通过采用AD4252锁相环芯片,VCO输出加固定分频的拓扑形式,较好地解决了小数分频输出杂散较大的缺点,设计结果得到了测试验证。 相似文献
6.
用锁相环路实现任意频率变换技术 总被引:2,自引:0,他引:2
介绍了锁相环路的工作原理以及MM74HC4046AN锁相环芯片的引脚功能,给出了利用锁相环进行频率变换的方法和用方波信号进行频率变换的实际电路,并对环路和相位进行了分析。 相似文献
7.
8.
本文的背景是基于MEMS技术的加速度传感芯片的伺服电路,是法国原子能署--电子与信息技术实验室项目的组成部分。文中提出了一种新型数字锁相环的模型并对其进行了硬件实现。该数字锁相环的功能是:紧跟角速度传感装置输出信号的相位,输出与其严格同相位的正弦以及其正交信号。利用这对信号既可以反馈回来激励传感装置,也可对输出相位进行调制和解调。仿真以及硬件验证的结果表明,此数字锁相环的性能良好,能够快速地跟上输入相位,输出信号信噪比高,对硬件的计算能力要求低。 相似文献
9.
10.
针对目前不同芯片和设备之间接口电平标准不一样的问题,设计了一种多接口电平输出频率综合器,通过锁相环芯片产生1.6GHz~ 3.2GHz频段的信号,利用并行转串行芯片将锁相环产生的信号降频到FPGA能处理的频段,FPGA进行相应分频输出目标频率。最后通过电平转换电路调节信号的共差模电压实现目标电平输出,选择LVPECL、LVDS和+7dBm3种典型电平进行测试,测试结果表明,系统输出频率稳定,误差达到0.025%,转换电平的电压值误差最大为3.268mV,满足系统设计要求。 相似文献
11.
锁相环是光伏发电系统并网的重要环节。锁相环的主要作用是输入与输出信号的频率相等时,输入、输出电压保持固定的相位差值,即输出与输入电压的相位被锁定。文中从锁相环的概念入手,介绍了锁相环3部分的工作过程。在结合锁相芯片CD4046实现对采集电压信号频率及相位数据的锁定,并通过锁相和失锁的信号输入逆变器。当光伏发电系统中逆变器输出的电压相位、频率和幅值严重偏离正常并网值时,可报警输出开关量值,发出报警并通过隔离开关使电网分离。 相似文献
12.
13.
14.
Pinpin Yan Wei Hong Jixin Chen 《Journal of Infrared, Millimeter and Terahertz Waves》2008,29(3):282-290
A millimeter wave phase locked and frequency multiplying source is proposed in this paper. The design includes an X-band phase locked loop (PLL) frequency synthesizer as the base frequency source, and a monolithic millimeter wave frequency tripler, which is developed by using OMMIC 0.18μm pHEMT process. The PLL and the tripler are integrated in a single circuit board to make a low-cost and compact frequency source with the size of 6cm × 5cm. Measurement shows an output power of more than 4.8dBm at the frequency range from 35 to 36.7GHz. A phase noise of about -92dBc/Hz at 100kHz offset is achieved. 相似文献
15.
16.
王文章 《固体电子学研究与进展》1992,12(2):117-120
介绍一种8毫米(Ka)波段固体微波锁相源,采用数字环路锁相技术,实现了从5MHz到Ka波段频率稳定度的良好传递。整个锁相源的秒级频率稳定度为10~(-9)量级,长期频率稳定度为10~(-7)量级,能够可靠入锁的频率范围大于120MHz,输出功率大于30mW。 相似文献
17.
18.
采用S1634分频器和SX806数字锁相电路,研制出适合C波段航天测量雷达应用的锁相稳频源。介绍了该电路的设计考虑和参数的选取。设计制造出的电路经历了各种恶劣环境的考验,证明了其工作稳定可靠,效果良好。 相似文献
19.
本文描述一个能使传递函数(TF)不管在任何输入频率时都能保持不变的新型控制环路——锁幅环路(MLL)。文中导出单一正弦信号时,输入频率与输出DC电压的线性关系,并讨论其可能应用。实验证明[1],MLL可执行锁相环路(PLL)的绝大部分功能。 相似文献
20.
信号源的合成技术按频率合成的方法可分为三大类:直接式频率合成,锁相式频率合成和直接数字式频率合成.以Peregrine公司的一款高性能单片锁相环频率合成器PE3236为例,介绍了微波信号源发生器研制中的关键实现技术,并给出部分实验测试数据. 相似文献