首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 203 毫秒
1.
基于DSP和FIFO的多路高速数据采集系统在PFN中的应用   总被引:1,自引:0,他引:1  
提出了一种基于罗氏线圈、FIFO和DSP的多路高速数据采集系统,将其成功应用于脉冲成形网络(PFN)脉冲放电电流的检测。系统数据采集频率高,采样精度可达到5‰以内,实现了对多路PFN电流的实时检测及对PFN运行状况的快速监测。  相似文献   

2.
基于PLX9054的高速数据采集系统的设计与实现   总被引:2,自引:2,他引:2  
黄斌  李晓明  王晶 《电网技术》2004,28(24):43-47
在雷达定位、无损探伤、航空航天和电力系统故障监测及行波保护等领域需要使用采样频率为100MHz甚至更高的高速数据采集系统,而且要求该系统能对采集到的数据进行实时处理.目前国内成熟的数据采集系统产品的采样频率最高为30MHz,而且一般不能对所采集的数据作实时处理.为此,设计了基于PCI总线、使用工控机进行数据传输的嵌入式高速数据采集系统,该系统用闪烁A/D转换芯片进行模数转换、以高速大容量先进先出(FIFO)方式缓存数据、以数字信号处理器(DSP)进行数据实时处理,实现了频率为100MHz的高速数据采集和实时处理.  相似文献   

3.
一种超高速并行采样技术的研究与实现   总被引:10,自引:1,他引:10  
并行采样技术是提高实时采样率的一种重要手段。基于时间交替并行采样技术,设计了一种由3Gsps采样率的模数转换器实现双通道6Gsps采样率的数据采集系统,重点对高速采样时钟分相延迟控制与同步时钟传输处理、基于IDDR的高速数据流分相处理、基于FIFO高速缓存与基于DDR2深存储的双重构架、板级设计的信号完整性等关键技术进行了详细探讨,同时对系统的软件架构也进行了介绍,最后给出信号实时数据采集的实验结果,并对系统的信噪比和有效位数进行了详细分析,得出系统的性能指标达到了同类产品水平。  相似文献   

4.
介绍了一种基于FPGA的高速实时数据采集、缓存与处理系统,该系统采用12 bit A/D(AD9224),使用20MSPS采样率进行数据采集,数据采集频率为1M,将采集到的数据送人FPGA进行缓存,并做1024点的FFT变换.该系统实现了对1M正弦信号的采样、缓存及FFT变换,通过Signaltap Ⅱ Logic Analyzer和MATLAB验证了系统结果的正确性.该系统的设计具有很好的实时性、比较高的精度等优点,可以满足高速信号的采集和处理的需要,为从事高速信号采集和处理的相关人员提供了良好的方法和手段.  相似文献   

5.
方力谦  李晓明 《低压电器》2005,(7):44-47,50
在电力系统故障中,对故障信号进行快速采集是进行判断和操要求能对信号进行高速的数据采集,且对采集来的数据进行实时处理.目前一般国内相关产品的采样率<30 MHz,且大多数还不能对数据进行实时处理.设计了一种高速暂态电量采集系统,利用闪烁AD进行模数转换,高速大容量SDRAM缓存数据,FPGA实时控制和处理,PCI总线实现嵌入式系统与工控机的高速数据传输的高速数据采集系统.实验表明,PCI的实时高速采集系统可以实现高达100 MHz的采样速度,既可广泛应用于微机保护,故障定位等电力系统监测与控制的场合,也可用于雷达定位、航空航天等场合.  相似文献   

6.
基于PXI总线的数据采集系统设计   总被引:1,自引:0,他引:1  
本文介绍了一种基于PXI总线的数据采集系统,使用快速16位精度的AD976 AD转换器件作为数据采集芯片,异步FIFO芯片IDT7202作为缓存器对采集上来的数据进行缓存,并使用PCI9030器件作为PXI总线接口芯片以实现功能电路与PXI总线控制器之间的数据传递.该系统可以用于中高速数据采集场合,其最高数据采集速率可以达到200 KSPS.  相似文献   

7.
雷达定位中高速数据采集系统的实现   总被引:2,自引:0,他引:2  
在雷达定位系统现场,对于最为常见的线性调频脉冲(CHIRP)信号,为实现0.1~1 m的分辨率,需要有超高速的数据采集系统.目前国内采集系统的采样频率最高为30 MHz,一般不能实现实时处理.开发了一种基于数字信号处理器DSP和PCI总线的实时超高速数据采集系统,不仅能实现高速数据采集,而且能实时进行数据处理.介绍该高速数据采集系统的基本原理和硬、软件设计,以及所采取的系统抗干扰措施.  相似文献   

8.
高金定  刘音  刘雄飞 《电测与仪表》2007,44(8):60-62,66
针对用FPGA实现的高速自适应滤波器与高速ADC数据处理速度不匹配、容易产生串扰等问题,提出了一种基于异步FIFO技术的高速采样自适应滤波系统方案,选用双通道高速AD9238-40作为前置输入级,用片内异步FIFO作高速缓存,用FPGA控制采样与滤波,给出了系统的结构框图,对异步FIFO与采样滤波控制器进行了仿真,并将异步FIFO与采样滤波控制器集成在同一FPGA上,完成了对双通道高速AD9238与自适应滤波器的高速匹配控制.仿真结果表明:该方案既能降低系统的成本,又能有效降低高频可能引起的干扰,对于高速实时电路处理具有一定的参考意义.  相似文献   

9.
FIFO在高速数据采集系统中应用   总被引:14,自引:6,他引:8  
文中介绍于同步FIFO和DSP的高速数据采集系统,并针对采集的触发要求,具体讨论FIFO在该系统中的应用方法和技巧.该系统已成功地应用.同步FIFO的运用方便DSP对采集数据的存取控制、提高DSP的的工作效率.  相似文献   

10.
电力系统实时相角测量技术为电力系统动态监控提供了重要手段。数据采集是实时相角测量系统中的重要环节。本文介绍了一种高速数据采集系统,它基于高速、高性能、可热插拔的CPCI总线,采用了多路同步采样方式,在采样触发环节引入了数字锁相环,数据采集软件基于QNX实时操作系统。整个系统具有很高的实时性,在电网频率改变时能自适应调节采样频率,提高了采样精度,具有一定的可扩展性、可移植和通用性。  相似文献   

11.
基于FPGA的多路高速数据采集系统的设计   总被引:1,自引:0,他引:1  
针对功率因数校正系统对实时数据处理要求,设计了一个高速数据采集系统,并将该系统应用于功率因数校正系统的数据前端采集中.该系统采用AD7874和高速FIFO,使用NiosⅡ软核处理器实现SOPC设计,与现有方法比较,系统具有硬件结构紧凑,控制性能优良,工作可靠性高,可移植性好的特点.文中对其进行了较深入的仿真研究,表明检...  相似文献   

12.
为了提高数字式光谱仪的测量效率,研究并实现一种基于FPGA+ARM架构和两级数据缓存的嵌入式高速数据采集与处理技术。采用FPGA为高速A/D转换器提供采样时钟,采样数据由FIFO进行一级缓存,实现跨时钟域的数据传输。采用ARM外围设置的动态数据随机存储器(DDR3)完成二级缓存,解决由于数据实时处理相对偏慢所造成的数据传输堵塞、丢失等问题。实验测试表明数据传输稳定可靠,采集速率可达65 MHz,传输速率最高可达25.6 Mbytes/s,归一化光谱强度误差小于0.5%。可推广应用于具有大吞吐量嵌入式数据采集与实时计算处理需求的精密仪器与设备。  相似文献   

13.
提出了一种基于FPGA的多通道大容量FIFO设计方案。在高速数据采集板卡中,高速大容量FIFO决定了数据采集的深度与速度。为了满足高速数据采集板卡FIFO速度高、容量大以及体积小的要求,采用SDRAM与FPGA联合设计的方案。取SDRAM价格低、存储空间大、速度快的特点,同时利用FPGA解决SDRAM接口控制逻辑复杂的问题,将存储空间封装为FIFO接口。完成了SDRAM状态控制器、FIFO地址管理器以及FIFO逻辑接口的设计与实现。在Modelsim平台上完成了基于Micron Technolog公司SDRAM模型的数据读写仿真。最后,在一块PXI板卡上完成了实物测试,分析了时钟频率、延时参数以及读写速率对误码率的影响,并给出调整方案。实现了8路16 M存储深度16 bits位宽异步双口FIFO,读写速度可达128 Mbps,为高速数据采集系统提供可靠的数据存储平台。  相似文献   

14.
基于DSP和FPGA的高速数据采集系统的设计及实现   总被引:9,自引:5,他引:4  
贾龙  林岩 《电子测量技术》2007,30(5):95-97,100
本文设计了一种基于DSP和FPGA的双通道通用数据采集系统,每个通道的采样率为10 MSps,采样精度为14 b.设计中采用了FPGA实现2个异步FIFD作为模数转换器AD9240和数字信号处理器TMS320C6416的缓存器,并且FPGA内部可方便地实现各种逻辑电路与外围进行通信.数据的传输采用EDMA,实现了大容量数据的传输.实验结果表明,该数据采集系统有较高的采样精度,具有接口电路简单、可靠性高、调试方便等特点,可广泛应用于通信和图形采集中.  相似文献   

15.
基于PCI总线的行波数据采集系统   总被引:1,自引:1,他引:0  
在行波故障测距中,传统的数据采集系统无法满足采集高速变化的暂态电压、电流行波的要求,难以实现故障的精确定位。笔者研制了一种基于PCI总线的高速数据采集系统,介绍了系统原理和硬件电路。以现场可编程门阵列(Field Programmable Gate Array,FPGA)作为中央处理器,通过高速A/D转换、同步动态随机存储器(Synchronous Dynamic Random Access Memory,SDRAM)和先进先出(First In First Out,FIFO)高速缓冲存储及PCI总线传输实现高速数据采集。该系统可实现高达100MHz的采样频率,能有效解决输电线路暂态行波的采集问题,在故障定位及微机保护中均能得到广泛应用。  相似文献   

16.
高速切换开关技术在高速数据采集电路中的应用   总被引:2,自引:0,他引:2  
介绍了高速CMOS总线切换开关技术在高速数据采集电路中的应用,并给出了以51系列单片机作为控制器的应用电路。在此电路中采用了高速CMOS总线切换开关QS3383和高速SRAM W24257AJ-8n。高速CMOS总线切换开关的低导通电阻特性,使QS3383的输入到输出没有附加的传播延迟,两片32M高速SRAM W24257AJ-8n同五片高速CMOS总线切换开关QS3383组成了双32M双端口存储器,这种特性使得电路可以实现对信号数据的高速采集和处理的同步进行。此项技术的应用主要解决了在高速数据采集过程中数据连续采集和数据实时处理的问题。  相似文献   

17.
通过在FPGA中实现高速FIFO及DDR-SDRAM控制器,设计并实现了一种基于FPGA的高速实时数据传输系统.该系统可实现200MB/S的数据传输速率,解决了高速数据采集系统中数据传输速率受限的问题,完全满足对各种局部放电信号的检测要求.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号