首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 171 毫秒
1.
基于CPLD和DSP技术的视频图像采集系统设计与实现   总被引:5,自引:2,他引:5  
介绍了一种新颖和通用的视频图像采集系统设计方法,本系统主要由专用视频解码芯片SAA7111、可编程逻辑器件CPLD以及DSP等组成。讨论了CPLD逻辑控制系统设计以及DSP处理系统中的关键技术问题。电路设计简单,便于修改采集控制程序,调试方便。  相似文献   

2.
从自主研发的角度,介绍了一种以PCI总线为接口,以CPLD为数据采集逻辑控制单元的视频图像采集系统。在介绍系统组成结构的基础上,详细讨论了采集部分的功能实现和CPLD的控制逻辑。采用CPLD实现视频信号的数据采集,可提高系统性能,同时具有适应性和灵活性强,设计、调试方便等优点。目前,系统已达到预期设计目标,成功地实现了视频信号的采集。  相似文献   

3.
CPLD在图像采集系统中的应用   总被引:8,自引:3,他引:8  
魏华  李荐民 《计算机测量与控制》2002,10(11):765-767,770
介绍了一个控制系统中的前端图像数据采集系统,以及CPLD(复杂可编程逻辑器件)在系统中的应用,这种应用技术可以用于绝大多数图像采集、存储系统中的数据采样密度的控制,同时可以起到数据缓冲的作用;并且给出了设计电路原理图以及相关代码。  相似文献   

4.
针对掌纹识别系统中的图像采集问题,提出了一种基于DSP和CPLD的掌纹图像采集系统的设计方法。将DSP的特殊设计结构作为算法处理核心,对掌纹图像进行采集、存储和处理。采用OV7620作为掌纹传感器,并利用CPLD完成DSP与0V7620之间的逻辑信号转换,设计出了一套实时、高性能的掌纹采集系统。实践证明,该图像采集系统运行稳定、可靠,具有一定的应用推广性和参考价值。  相似文献   

5.
介绍一种利用复杂可编程逻辑器件(CPLD)来设计CCD图像传感器驱动时序和嵌入式图像采集系统控制逻辑时序的方法;分析TC237B图像传感器和VSP2210CCD信号专用处理芯片的时序;结合状态机的设计给出部分驱动电路的VHDL源代码描述和功能仿真波形;验证CPLD技术在嵌入式图像采集系统中的可行性。  相似文献   

6.
刘政  叶汉民 《自动化与仪表》2007,22(5):66-68,75
基于嵌入式系统中对图像实时采集的需要,提出了一种利用复杂可编程逻辑器件CPLD来设计DSP图像压缩系统中数据采集存储模块的方案,重点讨论了CPLD在数据采集过程中的工作流程和控制方法。全文详细分析了CPLD输入输出信号的逻辑控制时序关系,分别就模拟I2C总线、数据采集的逻辑功能设计、CPLD逻辑功能仿真验证等进行了详细介绍。  相似文献   

7.
基于DSP的脱机远程视频监控终端   总被引:1,自引:0,他引:1  
钟庆  戴礼荣  宋彦 《计算机工程》2004,30(17):186-189
介绍一个基于DSP的脱机远程视频监控终端的设计和实现,该系统采用CPLD完成图像采集的控制逻辑,以ADSP-21535为中央处理器完成图像MPEG4编码、编码数据网络传输平和本地存储。介绍监控终端的系统结构与流程,以及图像采集模块和网络接口模块的软硬件设计与实现,给出了系统的性能指标。  相似文献   

8.
基于DSP和CPLD的视频图像采集处理的设计与实现   总被引:1,自引:0,他引:1  
提出了基于DSP和CPLD的视频图像采集、处理系统的设计与实现方法,系统硬件平台主要由专用视频解码芯片、可编程逻辑器件以及数字信号处理器等组成.讨论了视频图像信号处理的基本构成、原理,采用TVP5150视频解码芯片采集视频信号、输出图像数据码流,配置XC95144 CPLD芯片进行系统逻辑控制,利用TMS320VC5416处理嚣和处理算法软件进行数字图像信号处理,实现了视频图像采集、存储、传榆、检测和锐化.系统设计是有效和可行的.  相似文献   

9.
低端嵌入式系统的图像采集   总被引:2,自引:0,他引:2  
倪坤  李思敏 《微计算机信息》2007,23(17):17-18,5
介绍MT9V011 CMOS数字图像传感器在一个基于低端ARM7处理器和CPLD(可编程逻辑器件)的嵌入式系统中的应用.通过一片CPLD读取MT9V011采集的图像并缓存到存储器以备后续的处理.利用PC平台验证了图像采集功能.给出了一个在低端嵌入式系统中增加图像采集功能的实现方案.  相似文献   

10.
一种基于视频解码芯片与CPLD的实时图像采集系统,采用视频解码芯片SAA7114H进行A/D转换,在CPLD芯片XC95216的逻辑控制下通过乒乓缓存技术进行数据存储。  相似文献   

11.
针对CCD图像数据高速采集和实时传输处理,介绍一种利用增强型并口进行高速采集的方法;系统采用复杂可编程逻辑器件CPLD实现增强型并口的控制和系统时序与逻辑控制,为了保证CCD图像数据高速传输,采用FIFO(First In First Out)作为增强型并口总线和CCD数据流之间的缓存区进行数据缓存,协调传输速率与A/D采样速率的不一致,系统与计算机的高速数据传输采用VC++编程实现;通过实验结果得出系统数据传输速率达500 kB/s;该系统具有结构简单、性能稳定可靠、实时性强、体积小、功耗低等优点。  相似文献   

12.
提出了一种基于DSP及CPLD的掘进机控制系统设计方案,介绍了系统总体设计、CPLD数据采集模块及CPLD逻辑控制模块的设计。该系统采用CPLD实现数据采集,在AD采样环节节省DSP等待时间12μs,25路模拟信号每个采样周期节省300μs;采用CPLD代替标准逻辑器件实现各种逻辑功能,简化了硬件电路的设计,提高了控制系统集成度。实际应用表明,该系统能够满足掘进机正常生产的要求,具有较强的实时性和较高的可靠性。  相似文献   

13.
介绍了一种利用CMOS传感器、高速可读写存储器SDRAM、存储器FLASH,基于高速数字信号处理器Blackfin533 DSP和CPLD的双目图像采集、处理系统。系统完成了双目图像的采集、存储以及双目图像匹配处理。详细描述了系统的总体结构、部分硬件设计,并提出了一种改进的Census算法。  相似文献   

14.
夏新恩  洪远泉 《计算机工程》2005,31(16):207-209,221
采用单片机控制8路逻辑信号电平采集;采用EDA技术设计的CPLD芯片处理逻辑信号,控制点阵扫描和分析结果在示波器上显示;单片机和CPLD间采用中断方式交换数据。该设计具有1、3级触发方式,触发字位置和浮动时标线显示等功能。  相似文献   

15.
基于DSP的图像采集及处理系统的设计与实现   总被引:3,自引:0,他引:3  
介绍了一种利用CCD摄像头、SAA7111视频解码芯片、高速可读写存储器SRAM,基于DSP与CPLD的图像采集与处理系统。系统完成了图像的快速采集、存储及数据处理。文章详细论述了系统的总体结构、部分硬件设计,简要叙述了相应图像算法的实现方法。给出了系统实例和实验结果。  相似文献   

16.
介绍了一种基于DSP和CPLD的无刷直流电机(BLDCM)数字化控制系统的设计,利用DSP的高速运算能力和CPLD强大的逻辑功能实现了系统的实时控制并且使得系统外围电路得到了简化。根据无刷直流电机的运行特性采用了PID和自适应模糊PID相结合的控制策略。系统仿真表明,该系统具有很好的动态特性和静态特性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号