共查询到20条相似文献,搜索用时 93 毫秒
1.
互连线分布电路阶跃响应上升时间的精确推算 总被引:2,自引:1,他引:1
采用MatLab软件对Wang[1]氏公式编程,对互连线1阶至2000阶RC梯形电路模型进行仿真,精确地推得其分布电路单位阶跃响应的上升时间,从而使低阶模型阶跃响应上升时间的误差估计有了科学依据。结果表明,16阶以下的低阶RC梯形电路模型误差大于5%,20阶误差为5%,100阶的误差约1%。结果对超大规模集成电路设计中互连线RC梯形电路低阶模型阶数的确定及其误差修正提供依据。 相似文献
2.
三维VLSI互连寄生电容提取的研究进展 总被引:2,自引:7,他引:2
随着VLSI电路集成密度急剧增长及特征尺寸不断缩小,互连寄生参数提取已成为集成电路辅助设计中的一个研究热点。目前,三维互连寄生电容提取的研究得到广泛关注,并取得了很大进展。针对这一热点,结合作者的研究工作,对三维电容提取方法进行综述,详细阐述国内外的相关研究进展情况。重点介绍间接、直接边界元方法,以及维度缩减技术和区域分解法等半解析方法。 相似文献
3.
集群是当今高性能计算领域的重要发展方向,高速互连网络是构建高性能集群系统的关键技术,它是影响集群系统整体性能的关键因素.本文对几种用于集群互连的高带宽、低延迟高速互连网络进行了分析与比较,最后指出了高速互连网络的未来发展. 相似文献
4.
陈冠源 《电子制作.电脑维护与应用》2014,(12)
本文分析了2011年至今已公开的集成电路碳纳米管互连技术的国内发明专利申请,对上述专利申请进行了技术分类,介绍了碳纳米管互连技术的研究和在产业上的应用情况;本文最后还对碳纳米管互连技术的发展前景进行了展望。 相似文献
5.
6.
随着数字芯片和系统的时钟频率不断提高, 串扰成为高速互连系统设计、分析中不容忽视的严峻问题。为研究串行总线结构中多平行传输线间串扰的影响, 分析了电信号传输时串扰产生的机理, 采用信号完整性分析软件Hyperlynx, 构建了三平行传输线串扰模型和总线电路模型, 研究了不同模型中控制多平行传输线间串扰噪声的方法。仿真验证结果表明, 增加传输线间距、减小介质层厚度、进行端接匹配可以明显减小平行传输线间的串扰。最后提出了减小总线电路模型中抑制串扰噪声干扰的相应措施。 相似文献
7.
在认真研究电源网格结构的基础上,介绍了一种电压降分析的新方法。这种基于概率统计的方法能够快速简便的估计出电压降的概率分布情况。这种利用概率统计分析电压降的方法在一些电源网格(包括一些工业处理器)中得到了较为理想的结果。 相似文献
8.
9.
可重构的光互连技术具有针对不同的应用提供相应的网络结构的能力。在大规模并行系统中具有很大的优势,可以作为电互连的替代技术应用于计算机视觉这一类计算机和通信速度很高的系统中。 相似文献
10.
11.
12.
由于气象测点个数有限、分布不均匀且与线路走廊不一致,无法为研究灾害引发的线路故障及其防御技术提供精确的输电线路气象环境数据模型.为此,本文分析了Kriging空间插值方法的实现原理,应用Kriging插值方法实现对输电线路气象环境数据的网格化建模,并制定插值结果校验方法及评价标准,选取江苏省级电网可获取的996个气象测点2017年某日的温度数据,通过Kriging法进行网格化插值并对结果进行分析比较,验证了适用于该区域输电线路的温度数据网格化插值的Kriging半变异函数模型的选取过程. 相似文献
13.
结合多年的电力工作经验和对电力工程输电线路施工的研究,简要论述了110 kV输电线路施工质量的控制方法,以供各位电力工程输电线路施工人员参考。 相似文献
14.
X结构带来物理设计诸多性能的提高,该结构的引入和多层工艺的普及,使得总体布线算法更复杂.为此,在XGRouter布线器的基础上,本文设计了三种有效的加强策略,包括:1)增加新类型的布线方式;2)粒子群优化(Particle swarm optimization,PSO)算法与基于新布线代价的迷宫布线的结合;3)初始阶段中预布线容量的缩减策略,继而引入了多层布线模型,简化了XGRouter的整数线性规划模型,最终构建了一种高性能的X结构多层总体布线器,称为ML-XGRouter.在标准测试电路的仿真实验结果表明,ML-XGRouter相对其他各类总体布线器,在多层总体布线中最重要的优化目标|溢出数和线长总代价两个指标上均取得最佳. 相似文献
15.
16.
一种改进的低成本自适应双三次插值算法及VLSI实现 总被引:2,自引:0,他引:2
提出了一种新型图像缩放算法, 由自适应锐化滤波器和双三次插值组成.锐化滤波器减轻了双三次插值产生的模糊效应, 自适应技术进一步提升了图像缩放质量. 为了减少运算量, 提出前置滤波和后置滤波技术.与其他几种算法相比较, 本文的算法在主观和客观评价方面都明显胜出. 为了实现实时低成本设计, 提出了一种该算法的流水线超大规模集成电路 (Very large scale integration, VLSI)架构. 在现场可编程逻辑器件 (Field-programmable gate array, FPGA)上实现, 占用695个逻辑单元(Logic elements, LEs), 时钟频率达到165MHz, 减少了36.8%逻辑单元, 图像质量平均峰值信噪比 (Peak signal-to-noise ratio, PSNR)提升了1.5dB. 相似文献
17.
本文提出了一种用于故障诊断识别的改进脉冲频率调制(PFM)VLSI神经网络电路,改进了传统的基于软件的机械故障诊断模式,发挥了神经网络超大规模集成电路(VLSI)的优势.利用单层感知器网络、场效应管电路实现了一种新的数字模拟混合突触乘法/加法器电路,而且该神经网络电路的突触权值不需要学习调整,降低了电路的复杂性.以此电路为基础,设计了进行主轴承噪声故障诊断的神经网络故障识别系统.将含有故障信息的原始噪声信号,经过前置信号处理分析、故障特征值提取和神经网络运算,得出VLSI电路输出端电容的电压——代表待识别信号与模板故障信号的“欧氏距离”,进而判断出故障的类别.经过仿真测试,基于硬件的诊断系统的识别性能接近于基于软件的系统. 相似文献
18.
为了适应当前传感器网络中越来越多的图像压缩处理,提出了一种片上低存储离散小波变换(DWT)的超大规模集成电路(VLSI)结构.现今人们周围遍布各种图像采集设备,包括监视器、电脑、手机视频摄像头等,并且人们对图像精度的需求越来越高,使得传统软件处理图像压缩的速度逐渐无法满足人们的需求,这就需要考虑使用硬件处理来进行加速.小波变换常被用于图像的压缩,而采用5/3提升小波技术来进行硬件实现相对比较方便.为减少硬件的片上存储,通过特殊的调度运算方式进行行列并行运算有效降低片上存储需求.该设计进行RTL级仿真并使用SMIC的0.18μm工艺进行综合,结果表明:该调度方法可以大大节省缓存单元,并且在100 MHz时钟下就可以保证对高清图像的快速处理,可以满足当前传感器网络中图像压缩解码的需求. 相似文献
19.
20.
本文利用条件数的链式性质,研究了大系统辨识中存在的数值问题,证明了关于参数辨识问题的条件数一般随着阶数增加而严格地单调增加。 相似文献