首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 78 毫秒
1.
在一些数据采集领域,需要对信号进行高速率采样,但是单芯片难于满足要求。本设计采用三路ADC交叉采样方式,结合采样时钟等相位差设计、采样误差校正、高速数据处理措施,通过对被采样信号和还原信号的对比,验证了本设计的正确性。本设计最高采样速率可达195MHz。  相似文献   

2.
在科学研究、工程应用、工业生产中,数据采集系统的设计与实现对数据的通信接口提出了要求。基于FPGA与高速串行接口AD转换器AD7476,本文论述了线性序列机的设计方法,实现了储罐底板三维漏磁检测器的数据采集方案。实践证明该方法简单、实用,为工程应用提供了支持。  相似文献   

3.
高速AD采集目前在激光干涉位移测量中起到重要作用,AD采集的速度以及分辨率直接决定了干涉测量的分辨率。本文设计了一种基于FPGA驱动的高速AD7903采集系统,包括硬件以及软件设计,并最终对采样数据进行比较,通用性较强。  相似文献   

4.
基于FPGA的连续采样的高速PCI采集卡设计   总被引:1,自引:0,他引:1  
从自主研发的角度,提出了可实现连续采样的高速PCI采集卡的设计方法,其中关键的技术是FPGA的开发;该设计方法对采集卡的原理设计、FPGA的开发以及连续采样的实现进行了研究;板卡利用AD602芯片实现了程控放大;采用了PCI9054接口芯片,与PC机的PCI总线进行通讯;根据采集卡的功能要求,FPGA选择ALTERA公司的EP2C20F256C7;为保证连续采样的实现,FPGA实现了数字信号抽取算法以及双SRAM的交替存取结构;该采集卡具有宽频带、多通道、增益可调、DMA传输、可连续采样等特点,目前已成功的用于水轮机空化噪声的采集.  相似文献   

5.
基于FPGA的高速采样缓存系统的设计与实现   总被引:1,自引:0,他引:1  
郑争兵 《计算机应用》2012,32(11):3259-3261
为了提高高速数据采集系统的实时性,提出一种基于FPGA+DSP的嵌入式通用硬件结构。在该结构中,利用FPGA设计一种新型的高速采样缓存器作为高速A/D和高性能DSP之间数据通道,实现高速数据流的分流和降速。高速采样缓存器采用QuartusⅡ9.0 软件提供的软核双时钟FIFO构成乒乓操作结构,在DSP的外部存储器接口(EMIFA)接口的控制下,完成高速A/D的数据流的写入和读出。测试结果表明:在读写时钟相差较大的情况下,高速采样缓存器可以节省读取A/D采样数据时间,为DSP提供充足的信号处理时间,提高了整个系统的实时性能。  相似文献   

6.
《微型机与应用》2015,(9):37-39
数据采样精度和采样速率是A/D转换的重要技术指标。目前受半导体工艺技术的限制,高采样精度的A/D芯片一般具有较低的采样速率。本文提出一种时间交替ADC采样技术,通过在时域上多通道并行交替采样,使采样速率达到原来单片ADC的多倍。最后进行多路交替采样试验,结果验证了该方法的正确性。  相似文献   

7.
介绍了基于FPGA及AD9224的高速数据采集系统。该设计用AD9224来实现AD转换,用FPGA实现控制逻辑,用FIFO作为AD转换与FPGA之间的高速缓冲存储区。实现了高速数据采集、数据的快速传输和模块灵活控制三者的结合。FPGA模块设计使用VHDL语言编写,用MAXPLUS实现软件设计和仿真验证。  相似文献   

8.
在信号处理系统中,高速AD数据与随路时钟路径传输延时不同,可能导致数据接收絮乱,进而导致信号处理结果不正确.本文基于Xilinx 7系列FPGA和ADS4449芯片,利用FPGA中的IDELAYE2延时调整机制,设计了一种动态相位调整算法,自适应的调整数据与随路时钟的延时,通过采样时钟找到数据窗口的中心,实现通道内14...  相似文献   

9.
遥测匹配装置的自检与测试是系统设计中不可缺少的一项功能,而信号卡是匹配装置自动测试系统的重要组成部分.本文介绍了一种高精度信号卡的设计,它采用Xilinx公司的可编程逻辑器件XCF2S50E及AD768来实现.采用FPGA简化了电路设计,提高了系统的设计灵活性;采用16位的D/A变换器AD768则提高了信号卡的精度.  相似文献   

10.
在力学结构试验中,经常会需要成百上千的数据采集通道来完成应变、位移等物理量的数据采集工作。由于每一个数据采集模块的通道数有限,这就需要多个数据采集模块共同完成试验任务。在以往的数据采集系统中,为了保证数量众多的采集通道能够同步的采集,一般使用同步线将各模块连接,这样的方式能够保证每一个采集模块能够同步触发测量,同步精度能够达到微秒级别。如何保证单个采集模块中,各通道之间的采集同步性,是本文研究的内容。本文采用ARM架构处理器,8路AD转换完成8路数据采集,在使用了独特的硬件设计与软件方法后,保证了各通道之间的同步性也达到纳秒级别。  相似文献   

11.
针对高速模/数转换器件采用单片机控制存在的问题,结合AD7685的工作原理,采用FPGA控制A/D转换器工作,利用Verilog HDL硬件描述语言采用自顶向下的开发模式设计了AD7685采样控制器,并调用FPGA内部逻辑资源搭建而成的FIFO做为缓存.文中介绍了如何生成FIFO宏模块及其调用方法,同时给出了部分程序代...  相似文献   

12.
多通道同步采样技术在相控阵雷达中得到了广泛的应用;针对多通道、高采样率的ADC系统对PCB设计带来的技术挑战,提出了利用两块ADC芯片通过FMC接口至FPGA控制完成4路模拟信号的实时同步采样技术方案,用于改善高速模数混合电路设计中器件布局、电源和信号完整性等对ADC性能的影响,并在分析时钟抖动对信噪比影响的基础上,完成了时钟和ADC芯片外围电路设计;该方案设计灵活、简单,通用性强,可广泛应用于相控阵雷达、MIMO通信、波束形成、声纳等领域。  相似文献   

13.
基于CPLD和AD9248的高速采集系统的设计与实现   总被引:1,自引:0,他引:1  
设计了一个基于AD9248和CPLD的高速数据采集系统,通过CPLD实现的状态机来控制AD9248的采样,同时把采样数据实时地转存到由SRAM组成的本地大容量存储器中.整个数据采集系统可实现双路信号的50M以上实时采样.  相似文献   

14.
在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传榆过程中插入帧同步字进行检测,从而有效避免发送数据和接收数据在传输过程中出现的异步问题.文中提出了一种采用流水线技术、基于FPGA设计高速数字相关器的方法.仿真结果表明设计方案是可行的.  相似文献   

15.
在航空航天电子测试中,直流信号源精度对测试结果具有重要影响,为提高直流信号源精度,提出了一种基于FPGA和AD768的精密可程控直流信号源实现方案;该方案通过USB2.0接口芯片接收计算机发送的信号源控制命令,以FPGA逻辑控制DAC的方式实现信号源的可程控设计,重点介绍了AD768的硬件电路设计,并从电路板设计和软件修正两个方面进一步讨论了提高信号源精度的关键技术;实际应用表明,该信号源具有高精度、可程控和稳定性好等优点,具有很高的参考价值。  相似文献   

16.
本文采用基带数字化方案,设计了一个基于FPGA的多制式高速QAM调制器。在给出系统设计后,重点介绍了编码映射、成形滤波等单元的设计,从而形成了一个具有较强扩展性的QAM调制硬件平台,能产生多种调制方式的QAM调制中频信号,最高信息速率256Mbps,可用于高速QAM解调器的测试。  相似文献   

17.
基于FPGA的高速多通道数据采集系统的设计   总被引:2,自引:2,他引:0  
为了解决电力机车可控硅存在的动态击穿问题,提出设计可控硅整流装置实时监测系统,实时发现可控硅的技术状态的解决方案,并且针对监测系统的数据采集部分提出以FPGA作为多通道数据采集控制核心的设计方案,进行了具体设计,该系统有数据采集模块、数据存储器读写模块和数据通讯模块三大功能模块组成,与传统的以单片机为控制核心的多通道数据采集系统相比,该系统具有性能稳定可靠、实时性强、体积小、功耗低等优点。  相似文献   

18.
基于FPGA的A/D转换采集控制模块设计   总被引:1,自引:0,他引:1  
采用FPGA器件EP1C3T144C8N处理器,对A/D转换芯片AD7714进行采样控制.整个设计在Quartus I平台下进行软件编程,采用Verilog语言描述,实现正确的AD7714转换的工作时序控制过程,并将采样的数据存储起来进行处理.本设计可用于微弱信号采集和实时监控方面,仿真结果显示该模块工作性能稳定、可靠性高、使用方便.  相似文献   

19.
多余度技术能够满足飞机管理系统中高安全性、确定性和可靠性的需求,而交叉通道数据链路( CCDL)是余度计算机之间进行数据和信息交换的重要途径,是保证余度飞机管理计算机正常运转的关键部件。文中基于三余度飞机管理计算机系统需求,给出CCDL硬件逻辑设计的体系架构,对CCDL的关键点进行分析,设计了一种在1394总线上进行点对点可靠传输、防止故障蔓延的交叉通道数据链路,并进行了FPGA实现和验证。实验结果表明,该设计能够高效可靠地满足系统的应用要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号