首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
介绍了数字会聚系统的发展现状和高清晰度CRT投影电视接收机中实现数字会聚的基本原理,并在此基础上提出了两种设计方案,给出了具体的实现方法。  相似文献   

2.
目前,随着现场可编程门阵列(FPGA)技术的迅速发展和广泛应用,FPGA不仅可以实现一些简单数字逻辑电路的集成,而且可以实现数字系统的集成,即在片系统(SOC)。本文简单介绍数字程控交换的基本原理,提出了用单片FPGA实现数字交换的方法。  相似文献   

3.
数字下变频(Digital Down Converter or DDC)是软件无线电的核心技术之一,本文首先介绍了数字下变频的原理,然后主要讨论了基于FPGA的数字下变频实现结构,在Xilinx公司ISE10.1开发环境下,通过编写Verilog 程序和调用IP核相结合的方式研究了数字下变频的FPGA实现方法,通过FPGA芯片Virtex-5 XC5VLX110T设计实现了数字下变频器,并用Modelsim 对各个模块和整个系统进行仿真,结果表明,各个模块和整个系统都能按要求工作,从而验证了FPGA实现数字下变频的正确性.  相似文献   

4.
数字下变频的FPGA实现   总被引:1,自引:0,他引:1  
介绍在FPGA器件上如何实现单通道数字下变频(DDC)系统。利用编写VHDL程序和调用部分IP核相结合的方法研究了数字下变频的FPGA实现方法,并且完成了其主要模块的仿真和调试,并进行初步系统级验证。  相似文献   

5.
在数字中频的理论基础上,研究了数字中频的FPGA实现技术。包括NCO混频器、多速率信号处理(抽取和内插)模块、FIR滤波器模块在FPGA上的实现方式和结构。然后对数字中频系统中的各个模块利用MATLAB和DSP Builder进行了仿真,并使用QuartusⅡ编程实现。通过在软件上仿真数字中频系统,验证了本设计方案的正确性和可行性。  相似文献   

6.
数字下变频的FPGA实现   总被引:4,自引:0,他引:4  
介绍在FPGA器件上如何实现单通道数字下变频(DDC)系统.利用编写VHDL程序和调用部分IP核相结合的方法研究了数字下变频的FPGA实现方法,并且完成了其主要模块的仿真和调试,并进行初步系统级验证.  相似文献   

7.
数字语音网络会议系统是专用的会议系统。介绍了数字语音网络会议终端硬件平台的设计和实现,提出了DSP+FPGA的硬件结构,DSP中的软件基于DSP/BIOS实时操作系统开发,由FPGA完成网络通信硬件功能。  相似文献   

8.
基于数字下/上变频的原理,以FPGA+DSP为核心提出了一种高性能数字中频收发机的实现方案。首先阐述了直接数字下变频和数字上变频的实现原理,提出了延时校正滤波器的设计方法和滤波系数。之后探讨了模数转换器采样电路、数字下/上变频的FPGA设计逻辑、DSP数据读写和处理流程、数模转换器转换及滤波电路的实现方法。最后对实际系统进行了回环测试,测试结果表明该系统具有良好的实时性。  相似文献   

9.
焦志超  张宁  李龙 《电子世界》2014,(11):145-146
中频信号处理技术是目前发展迅速的一项技术。随着软件无线电理论的发展,数字下变频技术得到了越来越普遍的应用。本文讨论了数字中频接收机中变频、滤波等关键技术,利用FPGA编程实现了下变频处理和FFT处理。给出了FPGA实现的数字下变频系统在测试中产生的波形和频谱,作了测试结果分析。在某无线电分析仪中,该技术被成功的应用在基于FPGA的数字信号处理系统中。  相似文献   

10.
介绍了基于FPGA实现全数字化DVB-S系统发射端的实现原理和具体方法,其中主要包括信道编码、基带成形和数字QPSK调制,系统采用的数字QPSK调制技术,改变了以往因采用模拟技术进行QPSK调制而导致系统一致性和稳定性差的缺点,还给出了FPGA实验系统组成以及利用矢量分析仪测得的结果.  相似文献   

11.
在雷达窄带系统中,对多通道、多带宽中频接收信号的处理,通常在数字中频接收系统中基于FPGA芯片完成数字下变频和基带数据打包,再由信号处理系统基于DSP芯片进行数字脉压等。而FPGA具有处理速率快和并行运算能力强的特点,使得基于FPGA 的线性调频信号数字脉压比DSP具有更大优势。将基带信号数字脉压由信号处理系统提前到数字中频接收系统,在单片FPGA 内实现多通道、多带宽、多数据率窄带系统数字下变频、数字脉压和数据打包的一体化设计,能够有效减轻信号处理系统对基带信号的运算压力。  相似文献   

12.
数字下变频与脉冲压缩一直是雷达信号处理中的关键技术之一。应用现场可编程门阵列(FPGA)的IP核技术,研究了一种基于FPGA的数字下变频与脉冲压缩系统的实时实现方法。首先提出了系统的整体结构,然后介绍了数字下变频模块、脉冲压缩模块及接口模块的设计方法。在单片FPGA上实现了对实际采集的中频Chirp信号进行8K点或2K点可变点数的数字下变频与脉冲压缩处理,通过与Matlab软件计算结果的对比,验证了FPGA实时计算的正确性。最后分析了系统的可实现性与实时性。  相似文献   

13.
基于SOPC的DDS信号源的实现   总被引:2,自引:0,他引:2  
本文介绍了直接数字频率合成(DDS)的工作原理以及基于可编程片上系统(SOPC)实现DDS信号源。设计的DDS信号源以Cyclone器件为核心,用嵌入在FPGA中的N ios软核CPU作为控制来实现频率、相位和幅度的数字预制和步进,利用FPGA的RAM位放置正弦查找表,同时利用FPGA的逻辑单元实现相位累加等其它数字逻辑功能。实现了两路相位完全正交的DDS信号源。  相似文献   

14.
赵丽莉  邸志刚 《电讯技术》2007,47(3):166-170
介绍了用FPGA代替显示器控制器(CRTC),并用VHDL产生VGA时序信号的详细方法,从而完成了用FPGA实现数字语音系统中的VGA控制器的设计方案.这种设计方法已经应用于数字语音系统的显示部分.  相似文献   

15.
古志强  石春和  贾盼恩 《信息技术》2011,(3):125-127,130
设计了一种基于直接数字频率合成技术的2FSK调制电路。将含有PC104总线模块的嵌入式系统和FPGA,数字电位器相结合,实现了基于嵌入式系统的功率可控FSK电路。将嵌入式系统作为控制中心,用FPGA实现DDS技术的核心单元,把高精度数字电位器作为功率控制电路的核心器件。通过实验表明,设计的电路达到了产生FSK信号并能精确地控制其功率的目的。  相似文献   

16.
介绍了一种基于FPGA(现场可编程门阵列)的全数字锁相环设计方法与性能研究, 详细叙述了基于FPGA的全数字锁相环系统的硬件设计构成和软件构建思路,并运用VHDL硬件描述语言实现了全数字锁相环系统,给出了电路系统的仿真结果.通过仿真结果对锁相环系统进行了简要的性能分析.  相似文献   

17.
庞少龙  马志刚  吴子贤 《电子科技》2013,26(9):106-109,112
数字下变频器是软件无线电宽带数字接收机的核心组成部分,经典的数字下变频结构难以实现高速率的混频与滤波,因此针对软件无线电系统小型化和低功耗的要求,提出一种新型的宽带数字接收机中数字下变频器的设计与FPGA实现方法,该方法采用基于多相滤波正交化处理从而实现数字接收机。文中分析了其设计原理以及FPGA实现,测试结果表明,设计具有良好的可扩展性和灵活性。  相似文献   

18.
Verilog程序通过综合、适配后形成配置文件,下载到FPGA器件中对FPGA进行配置,使FPGA成为实用的测频模块。通过波形仿真,符合本次设计的要求。最后,通过完整编译后的文件固化到开发板,接上高频信号源,实现了数字跑表的设计。本文详细介绍了数字跑表的设计指标,设计思路,设计方案,系统的电路设计,系统相应模块设计,系统硬件实现与测试结果。  相似文献   

19.
对各种实现数字下变频的方法进行比较,在对数字下变频已有的许多高效的算法做了总结和归纳后,为了解决系统实现时乘法器需求过高的局限,通过合理的滤波器分解和级联、选择适当的滤波器系数和流水线技术,给出了系统的FPGA实现方案,并在Virtex-5上给出了Verilog具体实现和仿真,结果证明:FPGA设计的DDC各项指标满足系统设计要求。  相似文献   

20.
针对高速率QPSK数据传输链系统,比较分析了数字中频接收与零中频接收的优、缺点,并提出了一种基于多相滤波的宽带中频正交采样数字零中频接收方案。基于FPGA对此数字零中频正交变换方案进行了实现和验证,同时,对一种全数字零中频QPSK信号的高速解调算法及其FPGA硬件实现进行了介绍。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号