共查询到17条相似文献,搜索用时 78 毫秒
1.
2.
基于PCI总线的大容量雷达数据采集系统的设计 总被引:3,自引:0,他引:3
详细介绍了基于计算机PCI总线大容量雷达数据采集系统的研制和实现方法。该系统提供了两路20MHz最高采样频率、12位采样精度的数据采集通道。 相似文献
3.
4.
5.
6.
7.
8.
一种基于PCI总线的多路数据采集系统 总被引:1,自引:0,他引:1
结合对PCI总线接口控制芯片S5933的开发,详细介绍了基于PCI总线的一个多路数据采集系统,包括硬件时序和软件驱动程序的开发。最后给出一个用MatLab分析的实验结果,证明该系统性能良好。目前该系统已投入使用,工作稳定可靠。 相似文献
9.
10.
11.
为实现集成电路测试仪的软硬件通信功能,通过比较通用的PCI通信接口的实现方法,为了简化逻辑电路设计,使其更具通用性,采用了PCI专用接口芯片PCI9030,并使用可编程逻辑器件FPGA完成复杂的时序逻辑控制和地址译码,利用PCI驱动开发工具SDK提供的API函数,在VC6.0软件开发平台上设计专用的驱动程序。 相似文献
12.
13.
14.
Wang Min Wu Shunjun Su Tao 《电子科学学刊(英文版)》2005,22(6):632-639
Targeting at the high expense and inflexibility to realize VMEbus bridge controller by professional Integrated Circuit (IC), this paper presents a scheme of adopting CPLD/FPGA (Complicated Programmable Logic Device/Field Programmable Gate Array) to design bridge controller between VMEbus and local bus. SHARC DSP (Digital Signal Processor) bus is an example. It has functions of nearly entire master/slave interface of VMEbus, and can act as DMA (Direct Memory Access) controller and perform block transfer in DMA or master processor initiative way without length limit. External circuit of the design is very simple. In comparison with special ICs, it has high performance to price ratio and can be easily applied to local buses of other processors with quite a little modification. 相似文献
15.
设计并实现了基于PCI总线和CPLD技术,通过用户软件控制多种类型、参数信号生成的信号发生器,详细介绍了设计中主要软、硬件的设计实现方法。本系统可以方便地实现各种常见的电磁信号的生成,并可以在本系统的基础上,通过软件的完善,实现复杂的非常规信号的生成,提高了信号发生装置的适应性和灵活性,具有良好的应用前景。 相似文献
16.
CPLD相对于FPGA更适合实现时序逻辑较少而组合逻辑相对复杂的功能,比如复杂的状态机和译码电路等。CPLD的EEPROM编程技术不适合动态可重构的应用。本文针对CPLD的核心可编程结构:P-Term和可编程互连线,采用2.5V、0.25μm CMOS工艺设计了功能相近的基于SRAM编程技术的可重构电路结构。新的电路结构可以通过可编程方式有效控制功耗和速度的折衷,并且相对于传统的CPLD互联结构减少了50%的编程数据。在动态可重构系统中,采用上述新结构的PLD相对于FPGA可以更有效地实现可重构的复杂状态机和译码电路等应用。 相似文献