共查询到20条相似文献,搜索用时 0 毫秒
1.
柴佩琪 《计算机工程与设计》1982,(4)
本文介绍在小型多功能计算机上配EC—5061磁盘驱动器所采用的缩短法尔码纠错方法。该纠错方法用乘法电路修正补零及快速译码,曾在通用计算机上进行模拟计算,80年已用于小型计算机的磁盘系统中,实践证明该纠错方法是行之有效的。 相似文献
2.
四类机码是传真通信中一种高压缩比的信源码,目前已被广泛采用.在接收端,由于传输信道噪声影响或是接收手段不同,有时会产生传输误码.由于没有线同步码,在译码过程中一旦出现误码,即使是一比特错误,也可能产生严重的误码扩散,导致后续报文无法恢复.针对随机错误和突发错误的滑动窗口纠错译码技术,能够有效地纠正窗口范围内的多比特错误.在误码较严重而无法纠正时,重新同步技术,可有效控制误码扩散,提高报文恢复质量. 相似文献
3.
针对Turbo码在译码过程中迭代次数不确定的缺点,提出了一种新的改进算法,通过对附加信息(译码器的先验信息)间的距离度量作为迭代终止的判定。仿真试验表明,该改进算法能在保证译码的准确性基础上,避免了大量无畏的计算,提高译码速度,尤其在信噪比较大的情况下,效果更为明显。 相似文献
4.
新的磁盘纠错编码方法 总被引:1,自引:0,他引:1
本文设计的与以往用于磁盘纠错的各种循环码不同的编码方法是多进制的一般线性分组码,其编译码原理简单,纠突发错误能力强,而译码速度快。在采用交错技术下设计的检错相关判决法,使得突发错误长度超过纠错能力,绝大部分错误都能被检测出来,不可检的错误概率很小。 相似文献
5.
为了提高非规则LDPC码译码的收敛速度,提出了一种具有快速收敛速度的LDPC码构造算法。该算法在原有非规则LDPC码的基础上,通过对校验矩阵进行列重排,来提升信息比特译码的可靠性,以此降低迭代次数,提高收敛速度。仿真实验表明,采用该算法设计的LDPC码,在采用基于变量节点的分层置信度传播(VL-BP)译码算法下,平均迭代次数有明显的降低。另外,对于置信度传播(BP)译码算法和VL-BP译码算法来说,设计的LDPC码具有更优的误码性能。 相似文献
6.
7.
针对一类规则QC-LDPC码,提出一种高效的Log-BP译码方法,通过矩阵分裂,将原监督矩阵分裂成多个小矩阵,将原本的校验节点更新运算拆分成多次处理,以降低log-BP迭代运算的复杂度,给出该方法的迭代运算顺序。与现有的log-BP译码方法相比,该方法在相同的码速率下,校验节点运算单元与变量节点运算单元总规模减小了1/3;在相同的硬件资源下,译码速率提高了1/3,且校验节点运算单元与变量节点运算单元结构趋于对称,有利于设置更少的流水线级数、获得更好的时钟性能。 相似文献
8.
本文介绍了一种在高性能智能磁盘子系统上实现磁盘纠错的新方法。它利用缩短Reed—Solomon码的原理,采用四度交错技术及相关检测方法,提高了纠磁盘突发错误的能力,简化了纠错编译码的工程实现。 相似文献
9.
10.
11.
本文介绍了一种对于纠双字节错和检三字节错(DBEC/TBED)RS码的快速译码算法。该译码技术直接依赖于伴随式,不需要采用传统的迭代算法来生成错误位置多项式,可以达到比较高的速度,应用于以字节方式组织的存储系统中进行检纠错。 相似文献
12.
本文介绍了一种对于纠双字节错和检三字节错(DBEC/TBED)RS码的快速译码算法。该译码技术直接依赖于伴随式,不需要采用传统的迭代算法来生成错误位置多项式,可以达到比较高的速度,应用于以字节方式组织的存储系统中进行检纠错。 相似文献
13.
从最新的H.264视频压缩标准出发,提出一种基于H.264的数据分类和Turbo码的非均等译码保护的策略。针对Turbo码译码的特点译码迭代次数越多,纠错能力越强,但带来更多的译码复杂度和时延即消耗较多的功率。对于H.264三种数据分类,按照信息比特重要性的不同进行非均等译码保护,重要的数据给予更多的迭代次数的译码,次重要的数据给予较少的迭代次数的译码,以实现性能和功耗的折衷。仿真结果表明,本文算法不仅能提高解码质量,而且在实时中能减少时延和复杂度及功耗,特别适用于视频手机和手持设备业务。 相似文献
14.
15.
利用 2,7 码提高磁盘容量 总被引:1,自引:0,他引:1
本文介绍了利用(2,7)游程长度受限码提高磁盘容量的若干技术,分析了(2,7)码的写预补偿,设计了一种写预补偿的方法并给出相应的逻辑算法. 相似文献
16.
17.
18.
19.
20.
本文介绍了BCH(15,7,5)码及其纠错译码的一般算法。并且给出了它的MATLAB语言实现方法。 相似文献