首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
12位100 MS/s流水线A/D转换器的参考电压缓冲器   总被引:1,自引:0,他引:1  
胡晓宇  周玉梅  王晗  沈红伟  戴澜 《微电子学》2008,38(1):133-136,144
分析了参考电压精度对流水线A/D转换器性能的影响,并通过Matlab建模仿真,得到了12位流水线A/D转换器对参考电压精度的要求,即参考电压精度要达到10位以上.提出了一种新型的参考电压缓冲器结构,通过增加两个静态比较器,有效地提高了缓冲器的精度.采用SMIC 0.35 μm 3.3 V CMOS工艺,为一个12位100 MHz采样频率的流水线A/D转换器设计了电压值为1.65 V±0.5 V的参考电压输出缓冲器.Hspice后仿真结果显示,各个工艺角下,缓冲器可将干扰对1 V的差分输出的影响控制在0.35 mV以内.该缓冲器可以达到10位以上精度,能够满足12位100 MS/s流水线A/D转换器的设计要求.  相似文献   

2.
江金光  何怡刚  吴杰 《半导体学报》2003,24(12):1324-1329
提出了一种12位80 MHz采样率具有梯度误差补偿的电流舵D/ A转换器实现电路.12位DAC采用分段式结构,其中高8位采用单位电流源温度计码DAC结构,低4位采用二进制加权电流源DAC结构,该电路中所给出的层次式对称开关序列可以较好地补偿梯度误差.该D/ A转换器采用台湾U MC 2层多晶硅、2层金属(2 P2 M) 5 V电源电压、0 .5μm CMOS工艺生产制造,其积分非线性误差小于±0 .9L SB,微分非线性误差小于±0 .6 L SB,芯片面积为1.2 7mm×0 .96 m m ,当采样率为5 0 MHz时,功耗为91.6 m W.  相似文献   

3.
提出了一种12位80MHz采样率具有梯度误差补偿的电流舵D/A转换器实现电路.12位DAC采用分段式结构,其中高8位采用单位电流源温度计码DAC结构,低4位采用二进制加权电流源DAC结构,该电路中所给出的层次式对称开关序列可以较好地补偿梯度误差.该D/A转换器采用台湾UMC 2层多晶硅、2层金属(2P2M)5V电源电压、0.5μm CMOS工艺生产制造,其积分非线性误差小于±0.9LSB,微分非线性误差小于±0.6LSB,芯片面积为1.27mm×0.96mm,当采样率为50MHz时,功耗为91.6mW.  相似文献   

4.
新品发布     
集成电路低成本和高性能的16位A/D转换器   ADS8322 A/D转换器适用于光学 网络和医疗设备,在每秒500k采样率时 功耗85mW。它提供一个16位的高速并 行接口或一个可选的8位接口,8位接口 的芯片使用两个周期读数据,8针。 此器仲包括一个基于电容的16位SAR A/D转换器,该转换器具有固定 样本和保持,以及内部2.5V的基准,以 TQFP-32封装,提供单极输入和0~5V的输入范围。 Texas Instruments http://www.ti.com  相似文献   

5.
设计了一种12位30 MHz 1.8 V流水线结构A/D转换器,该A/D转换器采用相邻级运算放大器共享技术和逐级电容缩减技术,其优点是可以大大减小芯片的功耗和面积.电路采用级联一个高性能前置采样保持单元和五个运放共享的1.5位/级MDAC,并采用栅压自举开关和动态比较器来降低功耗.结果显示,该ADC能够工作在欠采样情况下,有效输入带宽达到50 MHz.在输入频率达到奈奎斯特频率范围内,整个ADC的有效位数始终高于10.4位.电路使用TSMC 0.18 μm 1P6M CMOS工艺,在30 MHz全速采样频率下,电路功耗仅为68 mW.  相似文献   

6.
刘凡  苏晨  周晓丹  雷郎成  郭艾 《微电子学》2013,43(4):508-512
以电流舵型D/A转换器为核心,设计了一个8通道14位60MHz D/A转换器。采用三段电流源(5+4+5)结构的核心D/A转换器单元,有效地保证了转换器的精度和速度;利用电荷泵锁相环进行时钟倍频和多组时钟信号的相位同步,确保电路动态性能;通过输入级引入失调来获得具有迟滞特性的低压差分信号(LVDS)接收器,实现了840 Mb/s高频数据接口功能。电路采用CMOS工艺,在60MHz时钟频率,2MHz模拟输出频率下,功耗小于1 W,无杂散动态范围大于72dB。  相似文献   

7.
《今日电子》2004,(1):67-67
PCI接口的D/A卡 PCI—DAS6071型D/A卡具有64个单端或32个差分的12位模拟输入通道,可选用15个测量范围中的任何一个,最高采样速率为1.25MSPS。提供2个12位模拟输出,最大更新速率为每通道1MHz。8个双向I/O线用于继电器和线  相似文献   

8.
介绍了高速12位D/A转换器的电路设计,采用2μm等平面高速双极工艺,研制出数据更新率≥80MHz,线性误差≤3LSB,微分非线性≤3LSB的12位D/A转换器电路.  相似文献   

9.
介绍了高速12位D/A转换器的电路设计,采用2μm等平面高速双极工艺,研制出数据更新率≥80MHz,线性误差≤3LSB,微分非线性≤3LSB的12位D/A转换器电路.  相似文献   

10.
介绍了高速12位D/A转换器的电路设计,采用2μm等平面高速双极工艺,研制出数据更新率≥80MHz,线性误差≤3LSB,微分非线性≤3LSB的12位D/A转换器电路.  相似文献   

11.
ACCESI/OProducts公司PC/104多用途板ACCESI/OProducts推出最新PC/104板,型号为104-II32-4RO。这是一款36通道PC/104多用途板,具有32个带有状态改变中断产生功能的视觉上完全隔离的数字输入和四个机电式继电器输出。该板据称可提供到各种装置的连接,包括传感器、开关、控制器和供电电路。这些输入可由3V到31V(或专门定制更高电压)直流源驱动,或由频率为40Hz到10KHz的交流源驱动。将数字输入相互之间并与计算机从视觉上隔离开,确保了在充满噪声的实际工业环境中平滑无差错的数据传输。104-II32-4RO可用在各种PC/104应用中,如…  相似文献   

12.
本文设计了一种可满足视频速度应用的低电压低功耗10位流水线结构的CMOS A/D转换器.该转换器由9个低功耗运算放大器和19个比较器组成,采用1.5位/级共9级流水线结构,级间增益为2并带有数字校正逻辑.为了提高其抗噪声能力及降低二阶谐波失真,该A/D转换器采用了全差分结构.全芯片模拟结果表明,在3V工作电压下,以20MHz的速度对2MHz的输入信号进行采样时,其信噪失调比达到53dB,功率消耗为28.7mW.最后,基于0.6μm CMOS工艺得到该A/D转换器核的芯片面积为1.55mm2.  相似文献   

13.
应用于流水线ADC的参考电压源及其输出缓冲器   总被引:1,自引:1,他引:0  
姜杰  尹文婧  许俊  李联 《微电子学》2006,36(6):806-809
在流水线结构A/D转换器中,参考电压的波动将会影响到其转换精度。文章分析了参考电压变化对A/D转换器整体性能的影响,通过Matlab仿真加以验证。并基于带隙基准源,为一个10位40 MHz采样频率的流水线A/D转换器设计了两个电压值为1/2VDD±0.5 V的参考电压源及其输出缓冲放大器。采用SMIC 0.35μm 3.3 V CMOS工艺,Hspice仿真结果显示,参考电压的最大波动小于0.3 mV,最大温度系数为12 ppm。  相似文献   

14.
采用低摆幅低交叉点的高速CMOS电流开关驱动器结构和中心对称Q2随机游动对策拓扑方式的pMOS电流源阵列版图布局方式,基于TSMC 0.18靘 CMOS工艺实现了一种1.8V 10位120MS/s分段温度计译码电流舵CMOS电流舵D/A转换器IP核.当电源电压为1.8V时,D/A转换器的微分非线性误差和积分非线性误差分别为0.25LSB和0.45LSB,当采样频率为120MHz,输出频率为24.225MHz时的SFDR为64.9dB.10位D/A转换器的有效版图面积为0.43mm×0.52mm,符合SOC的嵌入式设计要求.  相似文献   

15.
采用低摆幅低交叉点的高速CMOS电流开关驱动器结构和中心对称Q2随机游动对策拓扑方式的pMOS电流源阵列版图布局方式,基于TSMC 0.18靘 CMOS工艺实现了一种1.8V 10位120MS/s分段温度计译码电流舵CMOS电流舵D/A转换器IP核.当电源电压为1.8V时,D/A转换器的微分非线性误差和积分非线性误差分别为0.25LSB和0.45LSB,当采样频率为120MHz,输出频率为24.225MHz时的SFDR为64.9dB.10位D/A转换器的有效版图面积为0.43mm×0.52mm,符合SOC的嵌入式设计要求.  相似文献   

16.
提出一种基于运算跨导放大器共享技术的流水线操作A/D转换器体系结构,其优点是可以大幅度降低芯片的功耗和面积.采用这种结构设计了一个10位20MS/s转换速率的全差分流水线操作A/D转换器,并用CSMC 0.6μm工艺实现.测试结果表明,积分非线性为1.95LSB,微分非线性为1.75LSB;在6MHz/s采样频率下,对1.84MHz信号转换的无杂散动态范围为55.8dB;在5V工作电压、20MHz/s采样频率下,功耗为65mW.  相似文献   

17.
低功耗、全差分流水线操作CMOSA/D转换器   总被引:5,自引:3,他引:2  
提出一种基于运算跨导放大器共享技术的流水线操作A/ D转换器体系结构,其优点是可以大幅度降低芯片的功耗和面积.采用这种结构设计了一个10位2 0 MS/ s转换速率的全差分流水线操作A/ D转换器,并用CSMC0 .6 μm工艺实现.测试结果表明,积分非线性为1.95 L SB,微分非线性为1.75 L SB;在6 MHz/ s采样频率下,对1.84 MHz信号转换的无杂散动态范围为5 5 .8d B;在5 V工作电压、2 0 MHz/ s采样频率下,功耗为6 5 m W.  相似文献   

18.
李瑞发 《微电子学》1993,23(4):32-37
叙述了设计比较器的精密技术,该比较器应用于高性能A/D转换器,介绍了用BiCMOS和CMOS5V工艺达到12位分辨率的失调对消技术。采用失调对消技术的BiCMOS比较器,在10MHz比较速率时,失调电压小于300mV,功耗1.8mW。  相似文献   

19.
设计并实现了一种12位40 MSPS流水线A/D转换器,并在0.18 μm HJTC CMOS工艺下流片.芯片工作电压为3.3 V,核心部分功耗为99.1 mW.为优化ADC功耗,采用多位/级的系统结构和套筒式运放结构,并采用逐级按比例缩小的设计方法进一步节省功耗.测试结果表明,A/D转换器的DNL小于0.46 LSB,INL小于0.86 LSB;采样率为40 MSPS时,输入19.1 MHz信号,SFDR超过80 dB,SNDR超过65 dB.  相似文献   

20.
采样速率达10Msps的采集卡16通道的5400a/626数据采集处理卡有8个板上14位A/D转换器,每个的采样速率为1250ksps,总的吞吐量达到了10Msps。可以在Windows或Linux下使用,带有128M的板上内存用于数据缓冲,使用DMA总线将数据传送到PC中。5个同步运行卡有40个速率为1250ksps的输入通道,加起来的吞吐量为50Msps。MicrostarLaboratorieshttp://www.mstarlabs.com带有非易失FRAM的PC-MIP卡P15卡使用了非易失铁电随机存储器(FRAM),最大存储容量为512Kbyte,无需后备电池。6个P15卡安装在一个6U的PC-MIP载板上,提供3Mbyte的FR…  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号