首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 265 毫秒
1.
电调谐预选器是现代无线电监测接收机中的关键部件,在射频前端加入窄带预选器可以改善系统的二阶输入截点,提高系统的抗阻塞干扰能力。介绍了基于微带梳状线可变电容加载型电调谐带通滤波器的设计,分析了其理论设计原理,利用ADS软件对该电调滤波器进行了电路电磁相结合的协同仿真。通过实测,该滤波器可调覆盖范围1.5~2.1 GHz,通带插损小于4 dB。对该滤波器的下一步性能改进做了讨论。  相似文献   

2.
基于TSMC 0.13μm CMOS工艺设计了一款适用于无线传感网络、工作频率为300~400 MHz的两级功率放大器。功率放大器驱动级采用共源共栅结构,输出级采用了3-stack FET结构,采用线性化技术改进传统偏置电路,提高了功率放大器线性度。电源电压为3.6 V,芯片面积为0.31 mm×0.35 mm。利用Cadence Spectre RF软件工具对所设计的功率放大器电路进行仿真,结果表明,工作频率为350 MHz时,功率放大器的饱和输出功率为24.2 d Bm,最大功率附加效率为52.5%,小信号增益达到38.15 d B。在300~400 MHz频带内功率放大器的饱和输出功率大于23.9 d Bm,1 d B压缩点输出功率大于22.9 d Bm,最大功率附加效率大于47%,小信号增益大于37 d B,增益平坦度小于±0.7 d B。  相似文献   

3.
报道一种新型 X波段 0 .2 5 μm PHEMT全单片集成低噪声子系统。该子系统由开关衰减电路、采样检波电路和低噪声放大器三部分组成。开关插入损耗仅 0 .5 d B,放大器噪声系数小于 1 .5 d B。当开关控制电压为-2 V,输入电平 <-7d Bm时 ,此系统相当于一个低噪声放大器。在 8.5~ 1 0 .5 GHz频率内 ,整个系统增益大于2 4d B,噪声系数小于 2 .0 d B,输入输出 VSWR<1 .5 ;但当输入电平 >-7d Bm时 ,采样检波电路开始工作 ,打开主放大器前的开关衰减器 ,限制输入功率进入 LNA。输入功率越大 ,反射越大。在开关控制电压为 +2 V时 ,无论输入功率多大 ,开关关闭通道  相似文献   

4.
陈述了一个基于单端共栅与共源共栅级联结构的超宽带低噪声放大器(LNA).该LNA用标准90-nm RF CMOS工艺实现并具有如下特征:在28.5~39 GHz频段内测得的平坦增益大于10 d B;-3 d B带宽从27~42 GHz达到了15 GHz,这几乎覆盖了整个Ka带;最小噪声系数(NF)为4.2 d B,平均NF在27~42 GHz频段内为5.1 d B;S11在整个测试频段内小于-11 d B.40 GHz处输入三阶交调点(IIP3)的测试值为+2 d Bm.整个电路的直流功耗为5.3 m W.包括焊盘在内的芯片面积为0.58 mm×0.48 mm.  相似文献   

5.
基于复合左右手传输线理论,设计了一款新型超宽带(UWB)带通滤波器。该滤波器结构简单且尺寸只有0.288λg×0.105λg(4.58 mm×12.62 mm)。通带为2.9~10.75 GHz,3 d B,10 d B分数带宽分别为115%,153.8%,通带内插入损耗小于0.5 d B,回波损耗小于–16.5 d B,边带抑制能力为–31.5 d B。为了抑制WLAN信号对超宽带通信系统的干扰,利用加载短截线谐振器的方法对该滤波器进行了陷波处理,陷波深度大于20 d B。滤波器实物测试与仿真结果相吻合,能应用于超宽带通信系统中。  相似文献   

6.
1GHz 0.5μm CMOS低噪声放大器的设计   总被引:1,自引:0,他引:1  
姚飞  成步文 《半导体学报》2004,25(10):1291-1295
从低噪声放大器(L NA)的设计原理出发,提出并设计了一种工作于1GHz的实用L NA.电路采用共源-共栅的单端结构,用HSPICE软件对电路进行分析和优化.模拟过程中选用的器件采用TSMC0 .5 μm CMOS工艺实现.模拟结果表明所设计的L NA功耗小于15 m W,增益大于10 d B,噪声系数为1.87d B,IIP3大于10 d Bm,输入反射小于- 5 0 d B.可用于1GHz频段无线接收机的前端  相似文献   

7.
本文针对IEEE802.15.4协议的低中频接收机,提出一种CMOS Gm-C复数滤波器。该滤波器采用具有可重构共模反馈和共模前馈功能的伪差分OTA结构。文章还提出一种基于松弛振荡器的频率调谐方法,并对OTA的非线性和频率调谐方法进行了详细分析,分析及测试结果均表明该滤波器能够实现精确调谐的功能。芯片采用标准0.35μm CMOS工艺制作,测试结果显示,滤波器消耗电流2.1mA,带内群延时波动小于0.16μs,2MHz频偏处IRR大于28dB,可以满足IEEE802.15.4协议的要求。  相似文献   

8.
张正 《电子器件》2021,44(1):39-45
对采用双回转结构交叉耦合差分有源电感(DGC-DAI)的可调谐、高品质因子Q和低噪声差分有源带通滤波器(THQLNA-BPF)进行了研究。输入级,采用差分共基-共射结构,以抑制噪声和获得高频特性;输出级,采用差分共集放大器,以获得高的驱动能力和高的隔离度;有源电感滤波网络,利用DAI电感值可宽范围调谐、高Q值和低的噪声,来分别实现BPF的中心频率的宽范围调节、高Q值和良好的噪声特性;进一步地,利用变容二极管网络改善BPF中心频率的可调性和提高Q值,利用有源可调负阻网络提高BPF的Q值和进行Q值独立调节。基于WIN 0.2μm GaAs HBT工艺,利用ADS对THQLNA-BPF进行性能验证。结果表明:中心频率可在1.68 GHz~4.32 GHz范围内调谐,调谐量达2.64 GHz;最大和最小Q分别达到83.6和33.6;噪声范围为6.04 dB~8.83 dB;在中心频率为3.69 GHz时,输入1 dB压缩点为-7.3 dBm,稳定系数μ>1;静态功耗小于18 mW。  相似文献   

9.
丁香栋  何巍  闫光  骆飞  祝连庆 《激光与红外》2016,46(9):1068-1172
() ()基金项目: 。摘要:为了实现高稳定性的可调谐激光输出,提出并设计了一种基于Mach-Zehnder(M-Z)滤波结构,结合Fabry-Perot(F-P)滤波器的可调谐掺铒光纤激光器,并对激光器的原理及实现方案进行理论分析和实验验证。所设计激光器系统的泵浦源工作波长为976 nm;长度5 m的掺铒光纤作为增益介质;采用全光纤M-Z结构进行滤波,并结合F-P滤波器实现单波长激光可调谐输出。实验中,通过调节F-P滤波器,在泵浦功率为60 mW时,实现了1547~1568 nm范围内单波长激光的稳定可调谐输出,波长调谐间隔小于1.7 nm,每个输出波长的边模抑制比均大于55 dB,线宽均小于0.1 nm。  相似文献   

10.
为了解决传统滤波器的中心频率不易调节、Q值低、带外抑制差和增益小等问题。本文设计了一种可调谐高Q值的增益提高型N通道带通滤波器,采用两路N通道差分结构和两个跨导放大器构成。差分结构消除偶次谐波,跨导放大器提高电路增益,片外变压器用作平衡-不平衡转换器,改善滤波器Q值并实现阻抗匹配。该滤波器在1.2 V供电电压下,采用TSMC 180 nm CMOS工艺,取N=4构成差分4通道滤波器。Cadence Spectre RF仿真结果显示,滤波器的增益大于8.5dB,中心频率可调范围为0.1~1 GHz,带内插入损耗S_(11)大于10 dB,带外IIP3大于10 dBm,噪声系数小于2.2 dB,在f_s=300 MHz处,带外抑制达到28 dB。该滤波器的高Q值、高可调谐和高性能使其在认知无线领域有着广泛的应用。  相似文献   

11.
韩洪征  王志功 《电子工程师》2008,34(1):22-25,46
介绍了一种应用于IEEE802.11b/g无线局域网接收机射频前端的设计。基于直接下变频的系统架构。接收机集成了低噪声放大器、I/Q下变频器、去直流偏移滤波器、基带放大器和信道选择滤波器。电路采用TSMC0.18μm CMOS工艺设计,工作在2.4GHz ISM(工业、科学和医疗)频段,实现的低噪声放大器噪声系数为0.84dB,增益为16dB,S11低于-15dB,功耗为13mW;I/Q下变频器电压增益为2dB,输入1dB压缩点为-1 dBm,噪声系数为13dB,功耗低于10mw。整个接收机射频前端仿真得到的噪声系数为3.5dB,IIP3为-8dBm,IP2大于30dBm,电压增益为31dB,功耗为32mW。  相似文献   

12.
该文采用周期调制及双通道设计的方法实现了一种低损耗高抑制声表面波滤波器的研制。该滤波器以64°Y X LiNbO3为基片材料,其中心频率约475 MHz,插入损耗小于2 dB,阻带抑制优于60 dB及1 dB相对带宽约5%。研制的滤波器具有低插损及高阻带抑制的特性,结果表明该设计方法具有很好的实用性。  相似文献   

13.
This paper presents simulation results of the receiver section of a frequency-hopped spread-spectrum transceiver operating in the 863–870 MHz European band for wireless sensor applications. The receiver is designed for binary frequency-shift keying (BFSK) modulation, communicating a maximum data rate of 20 kb/s. The receiver combines a low-noise amplifier with down conversion mixer, a low-pass channel-select filter and a limiter. The various block parameters of the receiver like noise figure, gain and IIP3 are simulated and optimized to meet receiver specifications. The receiver simulations show 51.1 dB conversion gain, -7 dBm IIP3, -15 dB return loss (S11) and 10 dB NF.  相似文献   

14.
针对小型化双通带声表面波(SAW)滤波器的需求背景,对两端口、两通带的SAW滤波器的设计技术展开研究。通过搭建包含两组耦合模(COM)参数的双通带SAW滤波器声电协同仿真平台,分析优化滤波器性能,成功研制出CSP2520封装的双通带SAW滤波器,其中心频率分别为1 995 MHz和2 185 MHz,通带带宽均为40 MHz,插入损耗小于3 dB,通带间隔离度大于30 dB。测试与仿真结果基本一致。  相似文献   

15.
基于纵向耦合五换能器结构,采用41°-YX-LiNbO3基片材料,通过优化设计,研制出中心频率232 MHz,3 dB带宽23.5 MHz的声表面波滤波器。该产品的插入损耗-3 dB,相对带宽达到10.1%,矩形系数小于2.5,阻带抑制大于40 dB,产品综合性能指标优异,有很好的实用性。  相似文献   

16.
A CMOS passive mixer is designed to mitigate the critical flicker noise problem that is frequently encountered in constituting direct-conversion receivers. With a unique single-balanced passive mixer design, the resulted direct-conversion receiver achieves an ultralow flicker-noise corner of 45 kHz, with 6 dB more gain and much lower power and area consumption than the double-balanced counterpart. CMOS switches with a unique bias-shifting network to track the LO DC offset are devised to reduce the second-order intermodulation. Consequently, the mixer's IIP2 has been greatly enhanced by almost 21 dB from a traditional single-balanced passive mixer. An insertion compensation method is also implemented for effective dc offset cancellation. Fabricated in 0.18 /spl mu/m CMOS and measured at 5 GHz, this passive mixer obtains 3 dB conversion gain, 39 dBm IIP2, and 5 dBm IIP3 with LO driving at 0 dBm. When the proposed mixer is integrated in a direct-conversion receiver, the receiver achieves 29 dB overall gain and 5.3 dB noise figure.  相似文献   

17.
该文研究了一种扇形结构的声表面波设计技术并分析了其工作原理及加权方式,为某电台接收机设计并制作了一款中心频率为374 MHz、-3 dB带宽大于17 MHz、插入损耗小于9.5 dB、通带波纹小于1 dB、带外抑制大于40 dB(10~352 MHz)的器件。将该器件封装在表贴SMD3838小型外壳中,其满足性能指标。结果表明,该器件首次突破了扇形结构中频声表面波滤波器在表贴SMD3838封装的研制,表明扇形结构声表面波滤波器产品实现小型化的可行性。  相似文献   

18.
An integrated 2.4 GHz CMOS receiver front-end according to the IEEE 802.15.4 standard is presented in this paper. It integrates the overall RF part, from the balun up to the first stage of the channel filter, as well as the cells for the LO signal conditioning. The proposed architecture is based on a 6 MHz low-IF topology, which uses an inductorless LNA and a new clocking scheme for driving a passive mixer. When integrated in a 90 nm CMOS technology, the receiver front-end exhibits an area of only 0.07 mm2, or 0.23 mm2 when including an input integrated balun. The overall chip consumes 4 mA from a single 1.35 V supply voltage and it achieves a 35 dB conversion gain from input power in dBm to output voltage in dBvpk, a 7.5 dB NF value, -10 dBm of IIP3 and more than 32 dB of image rejection.  相似文献   

19.
This paper presents a fully integrated 0.13 μm CMOS MB‐OFDM UWB transmitter chain (mode 1). The proposed transmitter consists of a low‐pass filter, a variable gain amplifier, a voltage‐to‐current converter, an I/Q up‐mixer, a differential‐to‐single‐ended converter, a driver amplifier, and a transmit/receive (T/R) switch. The proposed T/R switch shows an insertion loss of less than 1.5 dB and a Tx/Rx port isolation of more than 27 dB over a 3 GHz to 5 GHz frequency range. All RF/analog circuits have been designed to achieve high linearity and wide bandwidth. The proposed transmitter is implemented using IBM 0.13 μm CMOS technology. The fabricated transmitter shows a ?3 dB bandwidth of 550 MHz at each sub‐band center frequency with gain flatness less than 1.5 dB. It also shows a power gain of 0.5 dB, a maximum output power level of 0 dBm, and output IP3 of +9.3 dBm. It consumes a total of 54 mA from a 1.5 V supply.  相似文献   

20.
TD-SCDMA A频段交叉耦合腔体滤波器的设计与实现   总被引:1,自引:0,他引:1  
TD-SCDMA采用的是TDD工作方式,收发采用相同的频带,由于PHS的存在,A频段带宽为1 8801 900 MHz,体积有严格要求110 mm×75 mm×30 mm,难点是在此体积下实现带内最大插损小于0.9 dB,插损纹波小于等于士0.3 dB,回波损耗大于18 dB的设计要求,带外抑制要求S<,21><-75...  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号