首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 125 毫秒
1.
在可编程门阵列(FPGA)架构的直接数字频率合成器(DDS)频谱改善过程中,为了解决FPGA内部资源消耗过多的问题,将抖动注入技术应用到DDS设计中,仿真结果表明:此法能有效地抑制基于FPGA架构的DDS设计中输出频谱的杂散.  相似文献   

2.
王春雷  薛志远 《航空兵器》2015,(2):55-57,64
设计实现了多核DSP系统间的高速光纤通信。采用光电转换模块与8核DSP TMS320C6678的SRIO接口相连的方式,在保证高性能数据处理能力的前提下,完成高速多核DSP系统间的光纤通信功能。最后对系统进行了测试验证,测试结果表明该系统具有高速、可靠、稳定等特点,具有很好的使用价值。  相似文献   

3.
基于数字信号处理器(DSP)和现场可编程逻辑门阵列(FPGA)设计了一种嵌入式多总线通讯接口系统,实现了千兆以太网与1553B总线和CAN总线间的数据信息交互。DSP通过上层应用程序实现千兆以太网和1553B总线、CAN总线间的数据转换和处理。在FPGA内完成对1553B总线和CAN总线的逻辑控制和时序转换。对系统的总体方案设计、硬件构成、各模块功能的实现以及软件流程进行了设计和分析。在调试和试验过程中证实该系统通讯实时性强,性能稳定、可靠。  相似文献   

4.
针对传统直接数字频率合成(DDS)电路中相位累加器与波形查找表的工作频率与高速数模转换器(DAC)采样频率不匹配的问题,提出了基于现场可编程门阵列(FPGA)并行频率源的改进方法。该方法采用改进的8路并行DDS电路有效地扩展了DDS电路的输出带宽;基于并行DDS结构,利用FPGA和高速DAC生成了不同调制模式下的通信信号,并在Vivado2014.2环境下进行测试。实验表明:该设计具有结构简单、易于实现、分辨率高等特点,可用于雷达、电子对抗领域中宽频带高分辨率信号的产生。  相似文献   

5.
基于DSP和FPGA水下目标主动跟踪系统硬件设计   总被引:1,自引:0,他引:1  
数字信号处理系统是水下目标主动跟踪系统的核心,采用了数字信号处理器(DSP)和现场可编程门阵列(FPGA)设计了数字信号处理硬件系统,给出了硬件框图,介绍了各个组成芯片的功能,解决了DSP的硬件资源分配问题,完成了存储器接口设计、电源与散热设计以及FPGA接口逻辑设计.硬件平台具有强大的数字信号处理能力,合理的FPGA接口逻辑简化了DSP软件设计任务.试验结果表明,信号处理平台能够实时完成水下双目标信号的时延估计,估计精度高,满足了水下目标主动跟踪系统的要求.  相似文献   

6.
介绍了接收卫星信号的数字中频接收机载波同步跟踪关键技术,针对高机动环境下载波同步需要解决的捕获带宽、捕获速度与跟踪精度的矛盾,综合利用了传统数字锁频环路(DFLL)和数字锁相环路(DPLL)的优点,设计了一种适合高机动环境下数字中频接收机的锁频联合锁相环工作的环路方案。并利用计算机仿真分析结果,证明了该方案的可行性和优越性,为ADC+FPGA+DSP框架下卫星信号数字中频接收机软硬件实现提供了设计依据。  相似文献   

7.
设计并实现了一种提高无线信道中低传输速率下实时传输图像质量的方法。通过FPGA实现标准PAL格式与CIF格式间的相互转换,采用专用芯片ADV212对CIF格式的视频信号进行压缩与解压缩,并对压缩数据进行丢场和补场操作,再把解压缩后的CIF格式信号转换为标准PAL格式视频信号,送给监视器显示。试验结果表明,在信道带宽有限,通信速率较低的情况下,本设计能够实时有效地提高传输后的图像质量。  相似文献   

8.
针对1100万像素(4008×2672)全帧CCD芯片FTF4027M的驱动时序要求,介绍了基于现场可编程门阵列(FPGA)来设计产生该芯片的复杂驱动时序以及其它控制逻辑时序的方法.给出了FPGA实现电路组成和逻辑仿真波形,通过对电路的输出波形的测试结果表明,该方法是可行的.  相似文献   

9.
利用FPGA高速并行处理的特点,设计了一种基于FPGA的交流伺服高精度反馈系统。给出了系统设计的总体思路,并设计实现了位置环、速度环和电流环反馈信息的高速高精度采集,将设计的系统应用于1 kW永磁同步电机交流伺服平台上进行试验。试验结果表明:该系统能克服DSP无法完成算法控制和反馈信息采集同时进行的缺陷,改善了反馈信息采集的实时性和精确度,有效地提高了交流伺服的带宽和总体性能。  相似文献   

10.
设计了一种新型Ku波段宽频带微带天线.提出了在介质基板间加入金属脊和在贴片上加H形调谐枝节的新方法.仿真结果表明,增加金属脊可将相对带宽展宽至21.4%,金属脊形状对带宽无明显影响.同时增加金属脊和H形调谐枝节,可将带宽进一步展宽至23.6%.  相似文献   

11.
无线电导航系统接收机中采用了多个通道对各个基站发来的数据进行并行处理,在FPGA和DSP中需要相互交换各种不同宽度和传输速率的数据,文中在重点分析了FPGA中设计的非对称异步FIFO结构特点及设计难点的基础上,提出具有总线功能的异步FIFO,即写入字宽和读出字宽不同的高速异步FIFO设计。采用VHDL语言描述,增加了硬件设计的可移植性和通用性,给导航接收机提供了一种简单有效的数据传输解决方案。  相似文献   

12.
针对目前工业现场和车载信息交换的特点,为了解决车内通信带宽和响应实时性的问题,设计实现千兆光纤网络的中心节点装置。采用FPGA设计中心节点的MAC层逻辑,实现基于无源光网络(Ethernet-based passive optical network,EPON)的千兆光纤交换协议层,采用GMII媒介无关接口链接节点的千兆物理层电路,千兆物理层芯片采用成熟的高速通信千兆位SERDES器件,并通过交换协议确保交换实时性达到微秒级。试验测试结果表明:该装置具有带宽大、交换实时性高、抗电磁干扰能力强和成本低等特点,有很好的实用价值。  相似文献   

13.
为解决K波段宽带线性校正器件复杂、成本高、调试难等问题,提出了一种基于FPGA的VCO开环线性校正方法.利用VCO电调特性的开环线性校正原理,采用FPGA控制D/A芯片对VCO的电调特性进行开环宽带线性校正,同时通过控制FPGA产生的时钟,产生任意时宽的线性调频连续波,并进行试验测试.测试结果表明:在带宽为400 MHz时的非线性度小于0.1%,开环线性校正实现方案简单、成本小,满足系统指标要求.  相似文献   

14.
非均匀量化技术应用于空空导弹振动信号遥测,既实现了大动态变化的振动信号高精度测量,又有效地节省了遥测信道带宽。本文针对A律13折线PCM编码特性,提出了一种压缩编码算法,易于FPGA实现。  相似文献   

15.
摘要:针对某弹体的惯性测姿系统中存在数据量大、处理时间短的问题,采用DSP+FPGA架构,结合FPGA与DSP在不同算法处理上的优势,设计并实现一种弹体惯性姿态测量数据处理平台。本文详细介绍数据输入输出、FPGA处理、DSP核心处理和电源管理系统主要组成部分的设计,简述PCB设计中的处理和部分FPGA程序。实际测试结果表明,该数据处理平台稳定性强、处理性能极好,能够成功应用到某弹体的惯性测姿数据处理系统中,具有很高的工程实用价值。  相似文献   

16.
基于FPGA的高速AD采样设计   总被引:2,自引:0,他引:2  
随着雷达技术及现代宽带通信技术的发展,高速ADC在数字化宽带接收器的设计中起了重要作用。本文提出基于FPGA的高速AD采样设计,给出了基于FPGA的高速采样时钟设计方案以及FPGA对时钟芯片AD9516_4与ADC的配置设置,并对采样结果有效位数进行测定。结果证明该设计灵活、简单、通用性强。  相似文献   

17.
激光引信是现代激光制导系统的重要组成部分。在传统的引信电路设计中,主要是通过采用各种中小规模集成电路芯片和单片机来设计引信电路。基于FPGA的激光引信电路充分利用FPGA的硬件逻辑单元构建各个控制、信号处理模块,实现了引信的高精度和智能化。通过对引信电路进行软件仿真和硬件调试,表明由FPGA设计的激光引信电路相对于传统的引信设计精度有较大的改善,并提高了电路的可靠性。  相似文献   

18.
介绍了一种基于直接数字频率合成器(DDS)的非线性调频信号的硬件系统结构和软件实现方法。该信号的硬件系统是基于DDS的任意复杂波形产生器,通过对波形产生器上的FPGA编程,可以产生100 MHz以下时宽、带宽、调制方式灵活可控的各种信号,因此该波形产生器具有一定的通用性。该信号的软件实现方法是采用分段折线拟合来近似产生NLFM信号,通过FPGA控制DDS输出信号的各项参数指标,可以方便地用该波形产生器实现不同时宽、带宽NLFM信号的产生。实验证明本文方法产生的NLFM信号具有相噪低、脉压旁瓣低、实现简捷等诸多优点。  相似文献   

19.
针对某弹体的惯性测姿系统设计存在数据量大、处理时间短的问题,采用DSP+FPGA架构,结合FPGA与DSP在不同算法处理上的优势,设计并实现一种弹体惯性姿态测量数据处理平台.详细介绍数据输入输出、FPGA处理、DSP核心处理和电源管理系统主要组成部分的设计,简述PCB设计中的处理和部分FPGA程序.实际测试结果表明:该数据处理平台稳定性强、处理性能极好,能够成功应用到某弹体的惯性测姿数据处理系统中,具有很高的工程实用价值.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号