首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 62 毫秒
1.
首先介绍了PCI总线的技术特点,并结合实际应用,重点叙述了PCI总线设备控制器的VHDL设计与FPGA的实现,他是PCI总线和应用设备的接口,并且用VHDL语言对系统进行了详细的描述与功能仿真。  相似文献   

2.
文章讨论从PCI(PCI-Slave)接口电路的VLSI设计方法。文章从总体设计思路、接口内侧(用户侧)通讯协议的制定、顶层各功能块和状态机等各个角度对从PCI接口的设计方法作了较为全面的介绍。并以写通道缓存器为例介绍了一个完整的底层Verilog HDL设计。文章提出的芯片内部“总线-非总线”混合结构、多状态机控制、制定内部通讯协议的几个重点考虑的问题以及协议本身、顶层结构的总体考虑和实现等都可  相似文献   

3.
设计并实现了USB1.1器件IP软核、固核和硬核。详细介绍了USB IP软核的设计和验证技术以及基于0.18μm标准单元的固核与硬核的实现方法。为了提高USB IP的可重用性,引入了总线适配器和可配置总线接口IP核的概念,设计了三种总线适配器。对USB IP核的可配置端点数及基于FPGA的三种总线适配器进行了性能分析和评价。  相似文献   

4.
时岩 《电子技术》2011,38(12):18-19
文章在仔细研究了目前常用的集成电路验证方法后,采用仿真验证方式对PCI控制器进行功能验证.设计中架构了基于总线功能模型的验证平台,使用脚本程序协助控制验证和代码调试的过程,提高验证过程的自动化程度.验证平台具有很好的可重用性,为后续PCI相关产品开发提供了参考,节省开发的时间和精力.  相似文献   

5.
给出了一种基于FPGA实现PCI总线接口控制器的设计方案,包括实验板主设备和目标设备的接口控制器设计,主要对实验板作为主设备以MDA方式进行数据传输时的说明。本设计在ModelSirn环境下对Verilong HDL源程序进行前仿真,在Xilinx ISE环境下进行逻辑综合,布局布线后下载到Xilinx公司生产的XC2V6000芯片内。[编者按]  相似文献   

6.
PCI Local Bus是广泛使用的一种局部总线规范,也是一种工业标准。在IC设计中选择合适的PCI Core是十分重要的。本文对ALTERA和XILINX公司提供的PCI CORE的功能指标、接口和参考设计作了比较。  相似文献   

7.
详细阐述了利用Altera公司的FLEX10K芯片,以AHDL设计PCI接口的方法。从总体设计、用户接口的通信协议、状态机等方面对从PCI接口的设计方法作了全面的介绍。  相似文献   

8.
《电子产品世界》1997,(4):88-89
该设计提供了一个PCI总线上简单的主从接口设计.主接口能支持突发方式.1.在适配卡上由MACH465提供PCI总线与本地总线的接口.2.数据缓冲器由其他电路完成3.配置寄存器由其他电路完成该设计所具备的基本功能有:1.读写控制2.访问存储器和I/O空间3.信号均衡产生和检测4.对目标中断和回复的反应5.主机中止处理  相似文献   

9.
采用IP核的设计方法,将外设组件互连标准(PCI)总线接口与具体功能应用集成在一个FPGA上芯片,提高了系统的集成度。在对PCI IP核进行概述的基础上,介绍了IP核的设计方法,实现了PCI总线接口,并设计DMA控制器解决了接口和主机间的数据传输瓶颈问题,最后说明了驱动程序的设计方法。通过在PCI机箱的实验测试,设计在功能和时序上均符合PCI技术规范,而且硬件工作稳定可靠,达到预期目标。  相似文献   

10.
PCI局部总线接口设计方法   总被引:4,自引:0,他引:4  
主要介绍了PCI局部总线的特点及相关的开发方法。  相似文献   

11.
徐国银  孙伟鹏  冯国友   《电子器件》2007,30(4):1318-1320,1324
根据PCI Express 1.0a标准,讨论了基于Xilinx RocketIO在FPGA上实现高性能可定制的PCI Express Endpoint控制器的可能性,并分析了设计难点和制约性能的关键,提出了提高可重用性的设计结构.同时为了保证PCI Express协议的兼容性,和其它功能验证要求,搭建了一个PCI Express Endpoint IP验证平台,并介绍了验证中的一些难点和解决方案.  相似文献   

12.
讨论使用FPGA来实现PCI IP Core的方法,介绍高速数据发送卡的功能和结构,通过实际工作描述使用IP Core来实现数据发送卡的逻辑控制设计,以及PCI WDM驱动程序的设计.  相似文献   

13.
随着IC设计复杂度的不断提高,在SoC中集成的IP核越来越多,基于片上总线的SOC设计技术解决了大规模集成电路的设计难点,但是片上总线的应用带来了可扩展性差、平均通信效率低等问题。近几年来,将英特网络中分层互连的思想引入到SOC设计中IP核的互连上来,提出了全新的集成电路体系结构——片上网络(NOC),NOC从多处理体系结构、消除时钟树以节省资源、实现并行通信等几个方面,展示了优于总线结构的本质和特性,成功地解决了SOC设计中存在的问题。  相似文献   

14.
本文采用LatticeXP系列FPGA结合IP解决DDRRAM的读写控制.并且在硬件上面进行了实际测试.  相似文献   

15.
梁旭  凌朝东 《通信技术》2011,(11):109-110,115
针对SOPC Builder系统没有提供TRDB-LTM液晶模块驱动的问题,提出了一种基于Avalon总线的TRDB-LTM控制器IP核设计,并构建了基于NiosII嵌入式处理器的片上系统。整个系统在Altera公司的DE2-70板上实现与验证。实验表明该IP核可显示多种图形、图像、文字,并可实现动画效果,具有一定的实用价值。设计采用Avalon总线多主控的方式来提高数据的传输效率,减少系统资源的消耗。  相似文献   

16.
在散射系统开通时,天线的方位调整至关重要。介绍了一种基于PCI总线的小型简易式频谱仪的设计和实现。用FFT分析信号的频谱并将频谱显示在工控机的屏幕上,频谱仪安装在工控机内,使用简单,频谱显示直观,并能实现天线的自动对准,完全满足工程所需。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号