共查询到10条相似文献,搜索用时 500 毫秒
1.
2.
3.
4.
采用TSMC 0.18μm CMOS工艺设计了一个工作在2.4GHz上,具有非平衡变换功能的低噪声放大器。电路由两级构成,第一级主要实现高增益低噪声,第二级主要实现非平衡变换的功能。仿真结果显示噪声系数小于1dB,增益大于28.5dB,输入三截交调点为-10.27dBm,输出差分信号相位误差小于0.2°,增益差小于0.1。 相似文献
5.
为满足3.5 GHz单载波超宽带无线接收机的射频需求,设计了一种工作在3~4 GHz的超宽带低噪声放大器。电路采用差分输入的CMOS共栅级结构,利用MOS管跨导实现宽带输入匹配,利用电容交叉耦合结构和噪声消除技术降低噪声系数,同时提高电压增益。分析了该电路的设计原理和噪声系数,并在基于SMIC 0.18μm CMOS射频工艺进行了设计仿真。仿真结果表明:在3~4GHz频段内,S11和S22均小于-10 dB,S21大于14dB,带内起伏小于0.5dB,噪声系数小于3dB;1.8V电源电压下,静态功耗7.8mW。满足超宽带无线接收机技术指标。 相似文献
6.
基于噪声消除技术的超宽带低噪声放大器设计 总被引:1,自引:0,他引:1
基于TSMC 0.18μm工艺研究3 GHz~5 GHz CMOS超宽带无线通信系统接收信号前端的低噪声放大器设计。采用单端转差分电路实现对低噪声放大器噪声消除的目的,利用串联电感作为负载提供宽带匹配。仿真结果表明,所设计的电路正向电压增益S21为17.8 dB~19.6 dB,输入、输出端口反射系数均小于-11 dB,噪声系数NF为2.02 dB~2.4 dB。在1.8 V供电电压下电路功耗为12.5 mW。 相似文献
7.
采用噪声抵消技术的高增益CMOS宽带LNA设计 总被引:1,自引:0,他引:1
设计了一种面向多频段应用的CMOS宽带低噪声放大器。采用噪声抵消技术以及局部负反馈结构,引入栅极电感补偿高频的增益损失,电路具有高增益、低噪声的特点,并且具有平坦的通带增益。设计采用UMC 0.18μm工艺,后仿真显示:在1.8 V供电电压下,LNA的直流功耗约为9.45 mW,电路的最大增益约为23 dB,3 dB频带范围为0.1 GHz1.35 GHz,3 dB带宽内的噪声约为1.7 dB1.35 GHz,3 dB带宽内的噪声约为1.7 dB5 dB;在1 V供电电压下,电路依然能够保持较高的性能。 相似文献
8.
9.
基于低噪声放大器设计原理,从噪声、线性度、阻抗匹配等方面详细讨论了低噪声放大器的设计。电路采用TSMC 0.18μm CMOS工艺进行设计,利用ADS2005A对电路进行谐波平衡、S参数分析及双音测试,结果表明,其噪声系数为1.795dB,正向增益为17.35dB,IIP3约为-1.43dBm,功耗约8.96mW。 相似文献
10.
一种0.8GHz~6GHz CMOS超宽带低噪声放大器设计 总被引:1,自引:0,他引:1
给出了一个针对0.8GHz~6GHz 的超宽带低噪声放大器 UWB LNA(ultra-wideband low noiseamplifier)设计。设计采用0.18μm RF CMOS 工艺完成。在0.8GHz~6GHz 的频段内,放大器增益 S21达到了17.6dB~13.6dB。输入、输出均实现良好的阻抗匹配,S11、S22均低于-10dB。噪声系数(NF)为2.7dB~4.6dB。在1.8V 工作电压下放大器的直流功耗约为12mW。 相似文献