共查询到18条相似文献,搜索用时 125 毫秒
1.
2.
介绍了A/D变换器的孔径及孔径不稳定的概念,分析了孔径不稳定对数字接收机的噪声性能和系统改善因子的影响。 相似文献
3.
逐次逼近A/D变换器和D/A变换器洪志良(复旦大学电子工程系,上海,200433)l引言逐次逼近A/D变换器是最早采用的A/D变换技术,由于它对工艺技术的要求不苛刻,使用硬件少,早期就被用于较高精度A/D变换器的集成中。逐次近似A/D变换不用额外的工... 相似文献
4.
<正> ADS8341 ADS8341是德州仪器公司Burr-Brown产品部新推出的一种16位、4通道串行输出的A/D变换器。该变换器主要特点有:工作电压2.7~5V;4通道单端或2通道差分输入;变换率高达100kHz;功耗低,在100kHz时为8mW;有关闭控制,在关闭模式时耗电低于15μW;工作温度范围为-40~+85℃。 相似文献
5.
数字接收机中超高速A/D转换电路的PCB设计 总被引:1,自引:0,他引:1
随着大规模集成电路和数字信号处理技术的迅速发展,雷达接收机和电子战接收机的数字化已是一种必然趋势,A/D变换器是决定数字接收机性能的关键部件之一,文中结合一种采样率可达1GSPS的A/D转换电路的设计,重点介绍了高速高频PCB设计的一些规则、注意事项和经验。 相似文献
6.
7.
8.
混沌A/D变换器研究 总被引:5,自引:0,他引:5
本文提出了用极不稳定的混沌电路成功地实现了A/D变换,其变换精密可接近13位A/D。由于这仅仅是初步实验,虽然它还没有远远超过现有A/D变换器的精度,但基于它全新的原理,是很值得我们为之进一步研究。 相似文献
9.
在板级、芯片级或系统级系统中如果不求助于A/D变换器,不管数字信号处理(DSP)采用多先进的技术,也会是聋的、哑的和瞎的。没有精度,即使是最快的A/D变换器也终归是一匹三条腿的赛马,是不健全的。目前的A/D变换器分辨率范围8~24位。高速与高分辨率当闪速变换器仍在追求速度时,其分辨率对于精密仪器应用来说是太低了。HarrisSemiconductor公司的最快A/D变换器HI1276是一款500MSPS器件,但其精度只有8位,所以正好用于雷达和低分辨率数字示波器,但不适用于像血液分析仪这样的医学… 相似文献
10.
多步实现的A/D变换器洪志良(复旦大学电子工程系,上海,200433)1引言视频信号的数字处理、高速数字通信和家用电子网络的数据传输都需要高速数据,为获得和应用这些数据,需要实时处理的A/D、A/D变换器。全平行高速A/D变换器由于需要2n个高精度电... 相似文献
11.
为了解决模拟合成孔径雷达接收机带来的幅相不平衡等诸多问题,设计了一种基于高速A/D转换和FPGA高速信号处理的数字合成孔径雷达中频接收机.该设计结构简单、信号带宽大、镜频抑制比高.对多相滤波正交解调算法进行了改进,给出了数字中频接收机的工作原理和系统结构框图,设计了基于Virtex-4 FPGA的信号处理模块.仿真验证结果表明该设计完全符合系统设计参数的要求,可以应用于高分辨率合成孔径雷达. 相似文献
12.
Jan-Erik Eklund Christer Svensson 《Analog Integrated Circuits and Signal Processing》2001,26(3):183-190
We present a theory for metastability error power in SuccessiveApproximation A/D converters. The traditional measure, BER, does not accountfor the error influence on signal quality, only the error rate. The metastability error is instead compared with noise, and aSignal-to-Metastability-error-Ratio, SMR, is suggested as a new measure. Suppressing SMR below SNR imposes a gain requirement on the comparator. 相似文献
13.
电子线路中高性能A/D转换器的外围电路设计难度大,精度难以保证,为了充分发挥高速高精度A/D转换器的性能,分析A/D噪声来源的多输入特性,针对地线、供电电源、参考电源、模拟输入、控制信号、数据总线设计6个方面可能存在的问题进行讨论,依据工程设计经验,提出切实可行的解决方法,这些方法对工程设计人员具有重要参考价值。 相似文献
14.
针对OFDM-UWB标准超宽带收发系统中数模转换器(DAC)的要求,设计了一款8位650MHz采样速率电流驱动型数模转换器(Current-steering DAC)。为了提高静态性能,本设计通过蒙特卡洛分析确定电流源最佳尺寸并采用双中心版图技术;为了提高动态性能,文中采用共源共栅电流源结构,对开关电压降摆幅处理并在数字输入端前加入插值滤波器。测试结果表明,DAC的积分非线性(INL)和差分非线性(DNL)分别为0.3LSB和0.41LSB,650MHz转换速率下带内奈奎斯特无杂散动态范围(SFDR)为41dB。整体面积为1.8cm×1.3cm,其中DAC面积为0.8cm×0.8cm。 相似文献
15.
提出了一种适用于合成孔径雷达的宽带数字接收机的实现方法。针对合成孔径雷达海量数据处理的特点,此宽带数字接收机采用了多相Hilbert数字变换的体系结构,通过此结构可以降低系统的吞吐量,满足系统实时性处理的要求。 相似文献
16.
17.
18.
在宽带/窄带兼容的数字接收机中,匹配滤波器一般需要前置级联积分梳状(CIC)滤波器。在高性能要求的系统中,还需要对CIC进行补偿。传统的方法是将CIC补偿滤波器和匹配滤波器分开设计,而本文提出了一种将两者合并,使用一个滤波器来实现两种功能的方法。在不增加滤波器阶数的情况下,这种方法可以得到更好的滤波器性能,同时又节约了硬件资源。 相似文献