共查询到16条相似文献,搜索用时 62 毫秒
1.
2.
距离模糊问题是脉冲多普勒雷达遇到的常见问题,对模糊距离的解算是脉冲多普勒雷达信号处理的关键技术之一。针对这一问题介绍了距离模糊的产生原理以及几种解模糊算法。通过分析对几种算法进行了阐述,并根据空空导弹导引头的使用特点,从适用范围、优缺点等方面对算法进行了比较。最后对一维集算法进行了仿真研究与试验验证,结果表明了一维集解距离模糊算法的有效性和正确性。 相似文献
3.
脉冲多普勒雷达的速度模糊求解 总被引:1,自引:0,他引:1
速度模糊是脉冲多普勒雷达遇到的,一般来说是需要解决的问题之一。解速度模糊的算法成为人们研究的课题。最典型的解模糊算法是中国剩余定理。由于频率域各维空间量化间隙的差异,使得解出的最大不模糊频率同中国剩余定理确定的最大不模糊频率不相一致。本文讨论了这种频率域不等率量化造成解出的最大不模糊频率同中国剩余定理确定的不模糊频率不相一致问题,给出了当重复周期、滤波器个数以及最大量化误差给定的情况下,如何确定解 相似文献
4.
5.
速度模糊是脉冲多普勒雷达遇到的,一般来说是需要解决的问题之一。解速度模糊的算法成为人们研究的课题。最典型的解模糊算法是中国剩余定理。由于频率域各维空间量化间隔的差异,使得解出的最大不模糊频率同中国剩余定理确定的最大不模糊频率不相一致。本文讨论了这种频率域不等频率量化造成解出的最大不模糊频率同中国剩余定理确定的不模糊频率不相一致问题,给出了当重复周期、滤波器个数以及最大量化误差给定的情况下,如何确定解速度模糊时最大不模糊频率并给出如何求解不模糊频率的方法。同时给出为使解出的最大不模糊频率同中国剩余定理确定的最大不模糊频率相一致,滤波器个数应该满足的条件。 相似文献
6.
7.
8.
一种PD雷达解距离模糊的新算法 总被引:4,自引:0,他引:4
针对PD雷达的解距离模糊问题,文中分析指出一维集算法解模糊计算量大,有时难以适应实时测距的要求.基于此点,在一维集算法基础之上提出了一种新的解模糊方法,通过理论分析证明了这种方法的计算量明显小于一维集算法,而且具有良好的误差纠错能力,并将这种新算法同余差查表法的各项性能进行了对比,体现了其同样具有较好的实时性能和较强的解模糊能力.最后给出利用这种算法解单目标距离模糊的仿真结果,表明了这种方法的有效性. 相似文献
9.
10.
脉冲多普勒雷达在目标检测时常常存在距离模糊问题,目前比较成熟的解距离模糊算法有一维集算法和余差查表算法。在一维集算法的基础上,提出了一种改进的脉冲多普勒雷达解距离模糊新算法。该方法具有运算速度快、实时性能好的特点。通过对四目标距离模糊解算仿真和实际应用结果表明,该算法与一维算法相比运算时间减少了48%,验证了其高效性和有效性。 相似文献
11.
在间接学习结构的数字预失真技术中,需要使用自适应算法来更新查找表(LUT,LookUp Table)。在各种自适应算法中,RLS算法收敛快但是复杂度高。为降低其计算复杂度,这里提出采用二维坐标下降的RLS(RLS_DCD, RLS using Dichotomous Coordinate Descent)算法更新查找表,达到在数字预失真器系数的预测过程中以较低的运算量实现快速收敛的目的。仿真结果和分析表明,与采用RLS的自适应查找表更新算法比较,在邻信道功率比(ACPR, Adjacent Channel Power Ratio)改善指标相当的情况下,采用RLS—DCD的自适应查找表更新算法能大幅度降低其运算量。 相似文献
12.
相控阵雷达波束控制系统的性能极大地影响雷达功能的发挥,采用查表法完成雷达天线波束快速布相,具有速度快、移相精度高、控制灵活及便于扩展等特点,在相控阵雷达波束控制中应用广泛。 相似文献
13.
14.
脉冲多普勒体制雷达一般需要对多组不同脉冲重复频率(PRF)的脉冲组分别进行处理和检测,该文研究了多组PRF相参积累的方法,将不同PRF的脉冲组作为一组进行处理,使各PRF脉冲组回波能够相参积累,只需要对一帧数据进行检测即可解模糊,改善了传统方法由于分别检测造成低信噪比时检测性能较差的问题。分析了各参数对检测结果的影响并以处理结果的主副瓣比作为适应度评价值,通过遗传算法快速搜索满足需要的参数组合,减少了搜索数目。仿真实例说明了使用遗传算法可有效获得具有优良性能的参数组合,不仅检测性能得到有效提升,还较大幅度地降低了成功解模糊所需的信噪比。 相似文献
15.
脉冲多普勒雷达在中重频下存在距离模糊、速度模糊问题,传统算法先解距离模糊再解速度模糊。在复杂电磁环境(存在杂波、干扰)下,上述算法存在如何选择距离门配对解模糊的难题。本文针对这种情况提出一种新算法,在距离维和速度维联合解模糊,并通过仿真验证了算法的有效性。 相似文献
16.
用改进的查表法实现高速模运算电路 总被引:1,自引:2,他引:1
许俊 《微电子学与计算机》2004,21(10):179-181,185
阐述了一种改进的查表法来实现高速模运算电路,可以比普通的查表法节省大量的资源,同时又比阵列除法器快速。给出一个使用改进查表法实现除数为常数的快速模运算电路的设计实例,并且给出详细的数学推导过程,最后讨论改进查表法的适用范围和扩展使用,该设计已经通过FPGA验证。 相似文献