共查询到10条相似文献,搜索用时 156 毫秒
1.
2.
软硬件协同验证是系统芯片设计的重要组成部分。针对基于32 Bit CPU核的某控制系统芯片的具体要求,提出了一种系统芯片软硬件协同验证策略,构建了一个软硬件协同验证环境。该环境利用处理器内核模型支持内核指令集的特性运行功能测试程序,实现SoC软硬件的同步调试,并能够快速定位软硬件的仿真错误点,有效提高了仿真效率。该SoC软硬件协同验证环境完成了设计目的,并对其他系统芯片设计具有一定的参考价值。 相似文献
3.
4.
介绍了基于MIPS 4KcTM内核的数字高清晰度电视(HDTV)SoC平台,主要针对5.1声道的情况提出了该平台上系统的音频PCM输出模块的设计方案.并通过仿真与综合,验证了该模块能够达到系统总体设计的要求. 相似文献
5.
《中国集成电路》2006,(6)
Cadence Encounter简化了基于钻石系列标准处理器内核的SoC设计Tensilica公司日前宣布与C adence设计系统公司合作,为双方的客户提供了一条从R TL到首次流片可预测的设计途径。Tensilica-Cadence E ncounter从R TL到G D SII的设计方法学简化了基于Tensilica最新钻石系列标准处理器内核的SoC设计的开发。钻石系列标准处理器内核包括了6款从最低32位控制器到业界最高性能的D SP的处理器内核。Tensilica公司还宣布了,它现在是C adence公司O penChoiceIP计划的会员。O penChoice IP计划提高了不同技术间的互操作性,促进了IP核之… 相似文献
7.
8.
9.
教模混合系统芯片(SoC)验证技术是SoC设计中的一个难点。文中基于8051核总线构建一个8位SoC设计验证平台,利用NC-SIM的数字仿真环境和Hsim的模拟仿真环境相结合的方式,对整个混合电路进行验证。该验证环境是建立在IP复用规范的基础上,具有很强的可移植性。同时该环境使用的激励文件和IP可以被一起设计复用,因此在仿真精度和仿真速度都能够得到保障的前提下,可以大大减轻电路混合验证的工作量。通过该混合验证环境,成功设计一个8位SoC芯片,功能和性能指标都达到用户要求。 相似文献
10.
嵌入式SoC中的DMA控制器的设计与优化 总被引:6,自引:0,他引:6
当前,嵌入式微处理器已从单一功能转向集成更多功能的片上系统(SoC)。新增和改进功能往往意味着大量的数据传输,使得I/O设备和存储器之间的数据交换成为新的瓶颈,直接存储器存取(DMA)技术可以有效地缓解这一瓶颈并提高数据传输效率。文中主要介绍一种嵌入式SoC中的DMA控制器的设计,分析了DNA控制器在一个具体应用中的运行性能,并在原有基础上进行了优化,根据部分外设的数据吞吐量提出了DMA与AC97控制器之间的专用通道思想,实现音频数据的实时传输,以满足系统需求,并给出了实验数据。 相似文献