共查询到20条相似文献,搜索用时 593 毫秒
1.
2.
3.
介绍利用直接数字合成电路AD9854设计宽带雷达信号的方案,并对两种方案进行比较,给出DSP控制AD9854产生调频脉冲(FM Chirp)信号和BPSK信号的编程步骤和部分源代码。 相似文献
4.
5.
6.
7.
8.
9.
本文介绍了声发射信号拾取电路的实现,采用精密仪表放大器AD524作为前置放大器,对毫伏级的微弱信号进行放大,配合带通滤波电路,取得了较好的效果。 相似文献
10.
11.
12.
13.
14.
15.
16.
Steve Hageman 《电子设计技术》2005,12(10):86-86,90
频谱分析仪的电流模式一般有自1OHz低频起始的频率响应。当与1Hz或带宽更窄的FET软件结合使用时,现代频谱分析仪就具备了扩展的低频性能.使之成为设计与调试高性能模拟电路不可或缺的工具。不幸的是,主要面向RF应用的频谱分析仪典型输入阻抗为50Q,当用于许多高阻抗模拟电路时.这是一个重负载。与50Q输入串接一个953Q电阻器可以改善阻抗显得略高的探头.但这种方法也只能提供1kQ的输入阻抗,而测试的信号则会降低26dB。 相似文献
17.
提出了一个跨导线性MDDCCII电路,该电路全部由双极型晶体管构成。详细分析了其工作原理,并对该电路进行了硬件实验。该电路在0~1.5MHz以很小的跟踪误差满足MDDCCII理想端口特性,其中电压跟踪误差为0.01,同相电流跟踪误差为0.01,反相电流跟踪误差为0.02。作为应用,根据该MDDCCII电路构成了多功能二阶低通和高通滤波器电路,并对滤波器进行了硬件实验。 相似文献
18.
提出了一种基于连续时间积分器的高精度占空比调整电路,利用积分电压控制倒相器上升沿延迟,并进一步通过触发器合成50%占空比时钟。电路采用CMOS0.35μ m2P4M混合电路工艺实现。后仿结果表明,该电路能将30%~70%占空比的输入时钟自动调整至50%±0.2%。电路结构简单,芯片面积约为0.18mm×0.12mm,仿真功耗仅为0.2~0.4mW。该调整方法本身受电路、工艺失配影响小,且调整过程中保持调整前后下降沿对齐,便于与锁相环或延迟锁相环结合,进一步在调整占空比的同时,改善输出时钟的其他性能。 相似文献
19.
20.
针对高频脉冲信号的采集,本文提出了一种可满足单片机自带A/D采样高频脉冲信号的检波电路。该电路是基于AD8310芯片的检波电路设计,经过多级检波,将脉冲信号频率降低,从而达到降低采样成本的目的。 相似文献