首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 156 毫秒
1.
吴辉  吴建强  于俊华 《激光技术》2005,29(6):582-584,588
为减小Blum lein电路中的寄生电阻与电感,自行设计了传输线电容与储能电容,以平行平板电容器结构代替了原来的无感电容与传输线电容的结构,使得电路中寄生电感下降1倍以上,电路性能得到很大改进,满足了S2激光器产生辉光放电的要求.  相似文献   

2.
本文介绍了一种新型的电磁阀驱动电路,该电路的电流采集由采样电阻改为霍尔电流传感器,增加了光耦隔离模块,用场效应管代替了原电路中的三极管。该电路具有可靠性高、电流采集精度高、响应速度快等优点。  相似文献   

3.
一种新型高速电磁阀驱动电路   总被引:1,自引:0,他引:1  
本文详述了高速电磁阀(HSV)驱动电路的原理,利用高压侧栅级驱动与PWM实现了电磁阀的快开、快闭及电流平稳控制.该驱动电路具有开闭效果好、功耗低、控制信号频率适应范围广,可驱动高压线路.电磁阀的开启电流、保持电流大小、PWM信号频率和占空比均可调节等优点,并给出了驱动电路的参数选择方法.  相似文献   

4.
近年来,随着社会经济的快速发展,能源的加速消耗,“节能环保”成为时代命题,国家在节能环保方面针对电气设备制定了更加严格的条件,电气设备在节能降耗方面面临着巨大机遇和挑战。本文以LM317可调式三端稳压器为核心元器件,设计了一种节能电磁阀驱动电路,阐述了电路的组成及工作原理,在multisim软件平台搭建电路模型,进行仿真分析,并制作了硬件电路,进行实验验证。结果表明,该驱动电路能够保障电磁阀的正常启动及安全运行,大大降低电磁阀功耗及线圈温度,延长其使用寿命,提高电路安全性和稳定性。  相似文献   

5.
刘平  乔永辉  焦彦明 《通信技术》2009,42(9):182-184
由于MOSFET栅源极和栅漏极间存在着寄生电容,也即Cgs和Crss(统称为输入电容Ciss),而且呈现非线性特性,它的存在在高频时会影响到功率放大器的驱动电路的性能。因此,文中构建了包含输入电容的功率放大器的电路模型,并以ARF461A射频功率MOSFET为例,分析了输入电容Ciss对射频功率放大电路的驱动电路设计的影响。实验结果和理论分析保持了很好的一致性。理论分析和实验均表明,在射频MOSFET功率放大器的设计中,充分考虑输入电容Ciss的影响,可以提高驱动电路的驱动能力和放大器的性能。  相似文献   

6.
一种高速线列CCD驱动电路钱思明(中国科学院上海技术物理研究所,200083)线列CCD是一种广泛应用的一维图象传感器。在某些应用场合,例如对高速运动的目标扫描成象时,要求CCD工作在高的时钟频率,这就需要相应的高速驱动电路。美国仙童公司出品的CCD...  相似文献   

7.
总结了国内外光纤通信用高速电路研究最新进展,并详细讨论了其中的关键器件-光调制器驱动电路。  相似文献   

8.
为了降低CCD驱动电路的功耗,设计了基于共模扼流圈的CCD驱动电路。采用CCD驱动器产生低电压的驱动信号,然后利用共模扼流圈进行电压幅度的放大。由于CCD驱动器的电压幅度降低了,使得CCD驱动器的自身功耗大幅度下降。由于共模扼流圈的差模电感很小,有效地避免了和CCD的容性负载产生谐振,因此可以保证驱动信号的质量。对设计的电路进行了电路板制作和测试。实验结果表明,该电路在保证驱动信号质量的前提下,可以有效地降低驱动电路的功耗。  相似文献   

9.
电流分析是制冷控制器减功耗设计的重要研究内容。本文基于simulink对某42 V供电大功率制冷驱动电路母线电流进行了仿真研究,分析了负载电流、H桥电源电流、母线电流的关系;着重分析推导了母线滤波电感IL1、滤波电容IC1与调制比ρ、负载电流IM1的数学关系。结果表明,IL1极大值、IL1均值、IL1有效值、IC1极小值、IC1均值与ρ和IM1满足线性关系,其中IL1有效值≈0.612ρIM1极大值;而IC1有效值随ρ先增大后减小,极值出现在ρ=0.8附近,IC1-rms=12.32/RM1+0.98exp-ρ-0.78/0.572。该结果可以用于指导单机的热设计和小型化设计。  相似文献   

10.
针对目前微波射频电路中广泛使用的PIN开关要求的高速、高驱动能力的需求,提出了一种以MOSFET驱动器LTC4444为核心器件的驱动电路思路.介绍了将其用于PIN开关驱动电路时加速电路设计方法,该方法基于LTspice仿真技术.然后,通过该仿真技术设计了一款PIN开关驱动,该驱动电路工作电压范围为±5 V,TTL电平控...  相似文献   

11.
在非易失性存算芯片(CIM)中,大规模阵列的栅极等效电容以及远距离传输导线的等效电容严重限制了字线驱动电路(WLDC)的切换速度.非易失性存算器件工作所需的多电压域的压差已远超字线驱动电路中单管耐压范围.文章提出了一种面向存算的高速字线驱动电路,结合阵列的工作原理,采取多级预处理电压控制方法,将多电压域多种高压进行可选...  相似文献   

12.
为了适应贾卡经编机机速超过1 500 r/min以上的发展趋势,通过分析经编机对压电贾卡驱动电路驱动贾卡导纱针偏移响应时间的要求,提出了一种高速响应的压电贾卡驱动电路设计方案。对该设计方案中的硬件选址,光电隔离,串入并出和200 V快速开关驱动等主要模块的设计进行详细阐述。在压电贾卡空载状态下的实验测试结果表明,该电路对阶跃信号具有高速的跟踪能力,在频率为35 Hz下,经编机机速为2 100 r/min时能实现快速响应,压电贾卡工作正常。安装在RSJ5/1经编机上进行实际工作测试,结果表明可满足经编机高机速的要求。  相似文献   

13.
片式阻容元件高速编带机的开发与研制   总被引:1,自引:1,他引:0  
介绍了BD-1200系列片式阻容元件高速编带机的系统功能、工作流程、电气设计、软件设计及关键技术和调机经验。该设备已交付有和户使用近一年,已形成批量生产,综合性能达到了国际90年代先进水平。  相似文献   

14.
林其芃  李力南  张锋 《微电子学》2017,47(4):514-518
针对移动物联网设备,提出一种基于多值RRAM的快速逻辑电路,以实现非易失性存储与快速逻辑运算。利用RRAM多值存储特性,采用Crossbar结构,实现了简单快速的译码器与高存储密度查找表,使逻辑电路具有较快的运算速度和较小的面积。基于该结构实现了4位、8位和16位的乘法器,其外围电路采用SMIC 65 nm CMOS工艺实现,而其核心多值RRAM则采用Verilog-A 模型模拟。仿真结果表明,与传统CMOS逻辑电路相比,基于多值RRAM的16位乘法器的速度提高了35.7%,面积减少了14%。  相似文献   

15.
穆荣  焦继业 《现代电子技术》2007,30(20):123-124,128
研究JPEG图像的Huffman解码器在集成电路上的实现问题,以范式Huffman编码为研究对象,在研究范式Huffman编码特点及快速算法的基础上设计出高速Huffman解码电路。此解码电路已经在Altera的FPGA上通过测试,系统能稳定运行在140 MHz,输出数据平均达到约1.2 Gb/s的带宽。  相似文献   

16.
对高速电路设计的几点考虑   总被引:2,自引:0,他引:2  
给出了设计高速电路时应注意的几点考虑 ,指出了影响高速电路整体性能的一些现象、原因,提出了必要的建议,对于今后从事电路设计和开发的工程人员有效地进行高速电路设计、缩短开发周期和提高系统的整体性能等方面都会起到很大的帮助。  相似文献   

17.
甘翼  李祥荣  余伟 《电讯技术》2008,48(7):90-93
现代数字信号处理从视频扩展到了中频甚至射频,针对要求信号处理的处理速度越来越高、传输速率越来越快等特点,给出了一款使用高性能FPGA、DAC以及经先进的PCB设计工具设计、仿真的高速信号处理模块,实现了对高速信号的实时接收和处理。  相似文献   

18.
基于FPGA的高速采样电路设计与测试   总被引:2,自引:1,他引:1  
提出利用Xilinx公司新一代现场可编程门阵列(FPGA)-Virtex5芯片对超高速模数转换器ADC08D1500的控制和数据处理方法.实现了ADC08D1500高速稳定的工作和高速被采信号的降速处理,以解决工程中系统采样速率和采样精度问题.详细介绍了布线制板需要注意的特殊问题,最后给出了通过chipscope软件得到的被采信号图,结果显示ADC08D1500性能出色具有高于6.5bit有效位数.设计在工程实践中已经得到使用,并取得了良好的效果.  相似文献   

19.
设计了一种基于峰值采样原理的高速光接收电路,该光接收电路为克服光电二极管的光电流拖尾现象,引入了峰值采样电路对光脉冲的波峰信号进行检测,解决了传统方案中采用比较器直接比较导致的占空比失真的问题,实现在更高速度下的光探测和信号处理。利用Spice软件对该光接收电路进行了仿真,并对仿真结果进行分析。仿真结果表明:峰值采样电路可准确探测光电流的峰值信号,整体光接收电路可达到20 MHz以上的探测频率,对传统光接收电路占空比失真的问题有较大改善。研究结果对高速应用场合下的光接收电路的发展具有重要意义。  相似文献   

20.
苑彬 《电子器件》2020,43(1):128-132,161
为了降低相控阵探测器结构的复杂度,基于现场可编程门阵列FPGA设计了五通道高速信号处理电路。采用坐标旋转数字计算机CORDIC和多相分解滤波器设计了数字下变频器,降低每个数据流的处理负担。在波达方向DOA模块中,引入改良的收缩阵列方法,实现了对数据的并行处理,缩短了空间谱的搜索时间。利用嵌入式乘法器和加法器实现了波束形成网络BFN的可编程设计,使响应速度达到了毫秒级。实验结果表明:设计的电路总延迟仅为1.242 ms,能将原始信号放大到近13 dB,方向角测量误差小于1°,实现了对无线电基带信号的高速处理。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号