共查询到20条相似文献,搜索用时 0 毫秒
1.
2.
基于FPGA的Σ-Δ ADC数字抽取滤波器Sinc~3设计 总被引:1,自引:0,他引:1
针对Σ-ΔADC输出端存在的高频噪声问题,设计了一种Sinc3数字抽取滤波器,实现了Σ-Δ调制器输出信号的高频滤波。分析了Sinc3滤波器的结构原理,基于Spartan-6FPGA进行滤波器的设计与实现,并进行了实验验证。实验结果表明,该数字抽取滤波器不仅结构简单,无需实现乘法运算,便于硬件实现,且能有效滤除高频噪声,具有较强的实用性。 相似文献
3.
介绍XC2V1000型现场可编程门阵列(FPGA)的主要特性和FIR抽取滤波器的工作原理,重点阐述用XC2V1000实现FIR抽取滤波器的方法,并给出仿真波形和设计特点. 相似文献
4.
5.
6.
7.
内插在码元同步中的应用及实现 总被引:1,自引:0,他引:1
在采样时钟固定且采样速率受限的情况下接收机的采样时刻不一定在信号的最佳判决点,此时码元判决受ISI影响较为严重。该文以数字内插理论为基础,提出了利用内插提高码元同步精度的方法,讨论了内插滤波器的特性及其基于多相分解的硬件实现结构。 相似文献
8.
提出了一种基于FPGA的内插定时恢复算法的实现方法,重点分析了算法中的内插滤波器、定时误差检测器、环路滤波器和控制器等模块的原理。通过用Simulink对算法进行仿真,从而了解并掌握模块的工作过程,且对这四个模块进行FPGA的设计,在QuartusⅡ 9.1平台上对内插法中的各模块的设计进行了仿真。 相似文献
9.
10.
基于FPGA的高效数字下变频的设计与实现 总被引:1,自引:0,他引:1
介绍了一种基于软件无线电思想的高效数字下变频的实现方法,阐述了数字下变频中的数控振荡器、CIC滤波器、半带滤波器和低通滤波器的设计与实现.结合Matlab滤波器算法技术和在Quartus Ⅱ系统下仿真,改进了滤波器组结构和参数.仿真结果表明,基于FPGA设计的数字下变频能够满足多制式短波电台性能指标要求,并且减少硬件资... 相似文献
11.
12.
13.
为解决无线视频传输带宽较窄且不稳定的缺点,在编解码时转换视频分辨率印编码时抽取、解码时内插来降低传输的码率,并在抽取前进行预滤波以减少混叠,同时对视频的码率进行有效的控制,从而保证了较好的图像质量. 相似文献
14.
一种多相信道化宽带数字接收机的FPGA设计实现 总被引:1,自引:0,他引:1
根据雷达、电子战(EW)一体化系统需求,在Xilinx的ISE 10.1工具开发平台上,实现了一种32信道的高效高速实时多相信道化宽带数字接收机的设计。为解决因抽取而产生的接收盲区采用3 dB交叠、相邻信道间重叠50%结构。全部设计方案采用VHDL语言描述,利用ModelSim工具软件在Xilinx公司的大规模可编程逻辑器件XC5VSX95T上实现对系统的逻辑综合和时序仿真。计算机仿真验证了此方法的正确性和有效性,该结构的输出数据率稳定,硬件可实现性强。 相似文献
15.
基带成形滤波器的FPGA实现 总被引:7,自引:0,他引:7
针对数字化基带成形滤波的信号处理特点,将截短的基带波形进行二维分解,得到成形滤波器的多相结构。通过对多相结构的分析,给出了一种较为精简实用的基于滤波器系数查询表模式的FPGA实现结构,该结构具有实现简单、占用资源少等特点。仿真结果表明,该结构完全可以达到实际应用的要求。 相似文献
16.
一种FIR滤波器的FPGA实现 总被引:4,自引:0,他引:4
数字滤波是语音与图像处理和模式识别等应用中的一种基本的数字信号处理部件。文中提出了一种采用FPGA器件并利用窗函数实现线性FIR数字滤波器的方案,使用Xilinx公司的XCS10FPGS器件设计了一个8阶8位FIR滤波器,阶数和位数以及滤波器特性均可方便地更改。 相似文献
17.
介绍了地面数字电视广播(DVB-T)发射端的内编码和内交织的硬件实现。经过多次优化设计,使整个DVB-T发射端信道内码消耗资源很少。 相似文献
18.
介绍了内插和抽取滤波器的应用背景(PCM和CVSD实时相互转换系统)。提出了一种基于半带滤波器的简单而有效的内插和抽取滤波器的设计思路,并在现有算法的基础上分别提出了内插滤波器和抽取滤波器的高效实现算法。从而提高了在以TMS320VC5416为硬件平台的PCM和CVSD实时相互转换系统的效率。 相似文献
19.
基于FPGA的FIR抽取滤波器设计 总被引:1,自引:0,他引:1
本文介绍了FIR抽取滤波器的工作原理,重点阐述了用XC2V1000实现FIR抽取滤波器的方法,并给出了仿真波形和设计特点。 相似文献