共查询到16条相似文献,搜索用时 62 毫秒
1.
2.
3.
4.
根据数字信号采集处理和数字示波器存储器显示原理,提出一种逻辑分析仪制作方案,此系统组成部分分别为ADC采集模块、TFT触摸显示模块、信号衰减模块、FPGA最小系统模块等,设计采取单级、三级触发方式,能够同一时间对8路信号采集、触发、存储,通过实验结果表明,本文所设计系统优点突出,具备较高的测试速率,并且能够进行多通道输入。 相似文献
5.
随着FPGA技术的广泛使用,越来越需要一台能够测试验证FPGA芯片中所卜载电路逻辑时序是否正确的仪器。目前,虽然Agilent,Tektronix等大公刮生产的高端逻辑分析仪能够实现FPGA电路的测试验证功能,但此类仪器价格高昂,一般要十万、数十万人民币。所以,研究开发价格适中且具有逻辑分析仪和FPGA电路的测试验证功能的仪器是非常有价值的。 相似文献
6.
7.
文章介绍了利用自制硬件平台实现误码测试仪和逻辑分析仪功能的软硬件原理及实现过程,将这两种功能同时嵌入到设备中,方便在各种场合测试产品通信性能,同时还可以作为独立的误码仪测试其他设备的通信质量。 相似文献
8.
9.
10.
介绍数字逻辑分析仪触发电路的工作原理,讨论了EDA技术实现触发电路设计的方法,同时给出了总的时序仿真图和部分电路的程序设计。 相似文献
11.
针对大容量的信号采样时片内逻辑分析仪存储器资源紧张的情况,本文提出了一种采样可选择的FPGA片内逻辑分析仪的设计方法.本方法通过布局布线约束实现JTAG硬核的复用,并利用JTAG硬核修改FPGA内寄存器实现采样信号的重新选择.测试结果表明,与某商用工具相比,根据该方法实现的片内逻辑分析仪对采样信号进行N分组后,在同等条件下所需的片内存储资源降低到1/N,同时设计时序的稳定性得以保证. 相似文献
12.
SignalTapⅡ内嵌逻辑分析仪是Altera公司QuartusⅡ软件中内嵌的一种调试程序,通过把一段执行逻辑分析功能的代码和客户的设计组合在一起编译、布局布线,完成传统逻辑分析仪的功能。介绍了SignalTapⅡ的基本内容、实现原理以及在实际工程中的应用环境。结合ATM交换矩阵的设计实例,详细阐述了用SignalTapⅡ对FPGA调试的具体方法和调试步骤,以及在工程中的使用全过程。分析比较了该方法与传统的外置式逻辑分析仪的优劣,对SignalTapⅡ应用条件进行了阐述。 相似文献
13.
SignalTapII内嵌逻辑分析仪是Altera公司QuartusII软件中内嵌的一种调试程序,通过把一段执行逻辑分析功能的代码和客户的设计组合在一起编译、布局布线,完成传统逻辑分析仪的功能。介绍了SignalTapII的基本内容、实现原理以及在实际工程中的应用环境。结合ATM交换矩阵的设计实例,详细阐述了用SignalTapII对FPGA调试的具体方法和调试步骤,以及在工程中的使用全过程。分析比较了该方法与传统的外置式逻辑分析仪的优劣,对SignalTapII应用条件进行了阐述。 相似文献
14.
介绍了数字逻辑分析仪工作原理,分析了硬件电路的各部分组成及功能。讨论了在普通示波器上实现多路数字逻辑信号量化显示电路设计的方案。在研究FPGA设计电路方法和特点的基础之上,给出了硬件实现的VHDL程序,并进行了时序仿真,表明了FPGA技术在电路设计方面比传统方法有较强的优势。 相似文献
15.
介绍了采用Xilinx新一代FPGAVirtex-Ⅱ Pro芯片进行嵌入系统设计的方法,并结合设计应用实例,描述了嵌入处理器内核Power PC405的功能和与外围设备的连接,以及设计时的方法和开发工具。FPGA片内逻辑采用VHDL语言设计应用软件采用C语言设计,并在Virtex-II Pro系列芯片上实现验证。 相似文献
16.
基于FPGA的EPP接口技术在多道核谱分析仪中的应用 总被引:1,自引:0,他引:1
介绍了一种采用EPP(Enhanced Parallel Port)接口技术的多道核能谱数据采集系统及其现场可编程门阵列(Field Programmable Gate Array,FPGA)实现,阐述了EPF10K20与A/D转换器和EPP接口的设计以及在FPGA中设计先进先出队列(First In First Out,FIFO)缓存、控制逻辑等的软、硬件技术要点。以FPGA技术设计传统核数据采集系统中的数字电路部分,提高了系统工作的稳定性,并且可以在线升级。而在与上位通信接口上选择EPP接口的方式,使得数据最大传输速率可达2Mbps,保证了核数据采集系统对数据传输速率的要求。 相似文献