首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 109 毫秒
1.
《现代电子技术》2015,(22):59-61
为了避免单片机的缺陷,同时满足工业上稳定,精确的数据通信需求,在此提出了基于FPGA的通信系统,通过控制CAN控制器SJA1000,从而实现CAN总线的数据通信的设计。介绍了该系统的硬件结构和设计原理,针对FPGA的控制流程和原理进行了分析和设计;实验结果显示,该CAN通信系统满足通信需求,较以往的单片机CAN通信系统具有更高性能和优越性。  相似文献   

2.
基于FPGA的PC/104-CAN通讯板设计   总被引:1,自引:1,他引:0  
介绍基于FPGA的PC/104-CAN通讯板的设计与实现方案,采用SJA1000T作为CAN控制器,82C2S0作为CAN收发器,并在通信通道上采用光电隔离技术,提高了系统可靠性.重点论述了应用FPGA实现从PC/104总线到CAN总线的数据和地址信号传输,时序逻辑控制信号的转换,以及驱动程序的设计和CAN多帧数据传递时打包和解包的方法,应用一种简单实用的CAN数据包格式,有效地简化了数据通讯并提高了总线的有效传输速率.  相似文献   

3.
本设计是基于带有CAN控制器的C8051F040单片机的CAN总线的数据控制系统,通过USB口,实现了两个CAN节点与上位机之间的数据传输。CAN节点是基于C8051F040单片机设计而成的温度采集系统并且可以接收上位机传来的数据。上位机软件是基于VB语言设计而成的与CAN节点交互的接口,主要实现了接收温度数据并通过图表实时显示,与发送数据到CAN节点的功能。本设计对于研究和了解CAN多节点间的通信和控制的应用有着重要的意义。  相似文献   

4.
李华  刘宝盈  刘萌  谢谦 《电子测试》2014,(18):29-31
为了准确采集8路数据并稳定传输给应用系统,文章设计了一套基于FPGA结合ADC和CAN总线的数据采集与传输系统。首先,AD在FPGA的控制下将8路模拟信号采集并以一位数字信号的形式输出给FPGA,然后经过串并转换与数据重组,最后通过CAN总线传输给应用系统。实验结果表明,AD以50KSPS采集数据时,系统工作正常。整个系统性能稳定可靠、实时性强,具有较好的通用性。  相似文献   

5.
无论是在工业领域还是汽车应用中CAN总线以其可靠性高、配置灵活等优点成为首选。为了实现CAN总线通讯的快速调试,本文设计了一种USB转CAN总线控制装置,该装置配备了USB和CAN总线数据处理芯片,可以进行USB和CAN总线数据的相互转换。在PC机上,利用Labwindows/CVI软件设计控制界面,通过该控制界面可以实现CAN总线指令和数据的发送与接收。  相似文献   

6.
多路同步串口的FPGA传输实现   总被引:1,自引:0,他引:1  
为适应多路数据接收的需要,设计了一种基于FPGA的多路同步串行数据采集及发送系统.详细讨论了FPGA数据采集部分及发送部分的控制逻辑;FPGA与DSP的通讯,FPGA与ARM的通讯的设计和实现.本系统已成功用硬件实现,其性能和指标均达到应用要求.  相似文献   

7.
邹未  王冰峰 《电子测试》2011,(12):46-49
介绍一种基于FPGA的电压控制测试系统。系统通过FPGA完成和上一级系统的通信,接收命令和数据、转化命令和数据以控制DA和AD的工作,实现对电路的输出电压控制和测试。通过Verilog语言编写逻辑程序,在FPGA中转化数据为串行,输出至DA以对电路施加激励,控制电路输出电压;然后控制AD采样硬件电路输出,并把采样数据转...  相似文献   

8.
光纤数据接收单元的设计和实现   总被引:1,自引:1,他引:0  
曹新宏  汤俊 《通信技术》2011,44(8):74-75,78
完成了用于某数字阵雷达试验阵系统光纤数据接收单元的设计和开发工作。该单元作为雷达T/R组件和信号处理分系统之间的桥梁,通过光纤完成雷达回波数据的接收,同时可以实现雷达回波数据一个重复周期的乒乓存储和传输。除此之外,光纤数据接收单元实现了与雷达定时监控分系统的串口通信功能。给出了一种基于FPGA和光纤接收模块的实现方案,介绍了光纤数据接收单元的系统构成、硬件接口电路设计以及FPGA中各个控制模块的开发。  相似文献   

9.
汽车前照灯的照明范围是固定的,当汽车夜间转弯、上坡或下坡时,汽车前照灯由于无法调节照明角度出现了盲区情况.基于CAN总线的智能前照灯随动控制系统可以有效地提高行车安全.CAN总线从车身上采集CAN消息,通过ECU将采集到的信号进行计算,将计算的结果通过CAN总线收发器UJA1075ATW实现接收和发送.从控系统通过LIN总线接收Master的控制命令和反馈Slave的状态信息.  相似文献   

10.
《现代电子技术》2015,(21):60-63
CAN总线接口芯片MCP2515采用SPI接口,具有体积小、低功耗、功能完善、使用方便等特点。为了实现基于该接口芯片的CAN总线通信单元设计,采用DSP+FPGA架构,在FPGA内部实现SPI接口逻辑和MCP2515指令转换逻辑,以完成不同的SPI指令,在DSP中接收上位机指令和完成对MCP2515的控制。实际测试结果表明,该通信单元设计合理,运行稳定,满足了实际需求。  相似文献   

11.
文章以嵌入式和数据采集技术为基础,研究设计并实现了基于ARM+FPGA体系架构面向高速实时数据采集应用的一种实用新型智能控制器。本文阐述了主处理器ARM最小系统、协处理器FPGA最小系统和ARM与FPGA通信接口等硬件系统技术的实现,以及Linux FPGA字符设备驱动程序开发、协处理器FPGA控制程序和主处理器ARM应用程序设计。智能控制器运用FPGA并行运算处理结构的优势,控制ADC进行高速数据采集。FPGA还可配置成软核处理器-Nios II嵌入式处理器,与ARM构成双核处理器系统。智能控制器通过ARM实现对FPGA的管理控制、实时数据采集和丰富外围接口的通信。  相似文献   

12.
胡波  李鹏 《电子科技》2011,24(3):53-55,61
利用异步FIFO实现FPGA与DSP进行数据通信的方案.FPGA在写时钟的控制下将数据写入FIFO,再与DSP进行握手后,DSP通过EMIFA接口将数据读入.文中给出了异步FIFO的实现代码和FPGA与DSP的硬件连接电路.经验证,利用异步FIFO的方法,在FPGA与DSP通信中的应用,具有传输速度快、稳定可靠、实现方...  相似文献   

13.
刘冰  王永成 《液晶与显示》2015,30(6):972-978
为了实现对极紫外相机控制及管理功能,设计并实现了一种基于FPGA的电控单元。该系统以FPGA为核心,经过RS-422接口与信号处理子系统进行通讯,通过LVDS接口接收信号处理子系统发送的科学数据,与CPU之间通过数据总线进行通讯。为了提高电控单元的可靠性,在设计过程中采用了抗辐照设计和交叉备份的冗余设计。通过极紫外相机电控单元的测试和试验验证表明:极紫外相机电控单元的功能和性能满足指标要求,为极紫外相机在轨取得圆满成功的结果起到了重要作用。  相似文献   

14.
基于FPGA的多路E1信道的MPEG-2码流传输   总被引:1,自引:0,他引:1  
王合川  朱大勇 《无线电工程》2007,37(9):10-12,18
阐述了多E1信道的复用、反向复用技术,并由此设计出了一种基于现场可编程门阵列(FPGA)的MPEG-2码流的多E1信道复用器、反向复用器电路。分析了FPGA具体实现过程中的一些常见问题,以及传输路由引起的多信道之间的信道时延差对接收端数据复用的影响。该设计实现了MPEG-2码流、控制码数据在多路E1信道中的透明传输,适配FPGA电路内置帧发生器和n(n=2,3,4)倍2.048MHz时钟发生器。  相似文献   

15.
设计了一种以FPGA为主要控制芯片并通过串口与PC机进行数据通信的高速数据采集系统。FPGA内各个逻辑模块利用Verilog HDL语言进行设计,通过各功能模块分别实现高速模数转换芯片控制、数据采集处理以及与PC机之间的数据通信。系统发挥FPGA的并行数据处理能力,较传统以DSP和单片机为主要处理芯片的数据采集系统更能满足高速度、高稳定性、高实时性等要求。  相似文献   

16.
基于FPGA的自适应谱线增强系统设计   总被引:1,自引:0,他引:1  
李明阳  柏鹏 《现代电子技术》2010,33(10):118-121
在此基于Altera公司的现场可编程门阵列(FPGA)芯片EP2C8F256C6,采用最小均方算法设计了自适应谱线增强(ALE)处理系统。以FPGA为处理核心,实现数据采样控制、数据延时控制、LMS核心算法和输出存储控制等。充分利用FPGA高速的数据处理能力和丰富的片内乘法器,设计了LMS算法的流水线结构,保证整个系统具有高的数据吞吐能力和处理速度。并且通过编写相应的VHDL程序在QuartusⅡ软件上进行仿真,仿真结果表明该设计可以快速、准确地实现自适应谱线增强。  相似文献   

17.
介绍了一种高分辨率图像采集卡的系统实现,该系统主要由AD9884A,FPGA,SDRAM,PCI总线控制器等构成,其中由FPGA实现器件的接口控制电路和图像数据压缩等功能,在FPGA的控制下,图像经采集压缩处理后通过PCI总线传送给PC机,达到实时存储的目的.  相似文献   

18.
熊鸣  赵秦川 《电子科技》2014,27(4):64-65,68
介绍一种16通道便携式逻辑分析仪,通过FPGA将高速数据采样并缓存,采用USB控制芯片和FPGA协同控制将数据通过USB接口发送到电脑的上位机上显示,简化了以往逻辑分析仪硬件电路部分,降低了逻辑分析仪的成本且便于携带。重点阐述硬件电路部分的设计。  相似文献   

19.
为了满足FPGA在每次上电后可以实现自动加载的要求,采用由PowerPC、Xilinx A7系列FPGA芯片、Xilinx K7系列FPGA芯片和Flash芯片组成的系统,上位机通过串口给PowerPC发送指令,PowerPC解析指令后读取上位机中的配置加载文件,文件数据通过Local bus总线传给A7系列FPGA芯片,把数据写入Flash中存储。上电后,在A7的控制下把存储在Flash中的配置文件自动加载到K7中。此系统在处理大数据量、运行高速数据接口和协议等复杂应用的同时,通过上位机方便快捷地更新配置加载文件,实现对Xilinx K7系列FPGA芯片的上电自动加载功能。在满足设计要求的基础上不需要增加专门的硬件电路实现加载功能,节约了成本,减少了电路板面积和器件的使用。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号