首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到12条相似文献,搜索用时 93 毫秒
1.
文中介绍了边界扫描测试硬件的构成,重点讨论其核心部分TAP控制器的功能、原理及设计,并给出模拟仿真的结果。  相似文献   

2.
本文讨论了IEEE1149.1标准的有关问题和某些问题的解决办法。促使该标准有广泛被接受并在工业中能推广使用。  相似文献   

3.
本文讨论了专用边界扫描控制器在PCB板测试中的应用以及如何提高测试数据吞吐量的问题,讨论了专用边界扫描控制器结合传统的在线自动测试设备和飞线探测器在生产环境中的应用。  相似文献   

4.
在深入研究IEEE 1149.7标准基础上,针对测试问题,构建符合标准架构的测试目标芯片CJTAG IP核,重点介绍IP核中复位与选择单元(RSU)模块的设计实现.该模块主要实现了四大功能:确定芯片启动模式、产生复位信号、逃脱检测及选择序列产生、IP核在线或离线选择.基于Quartus Ⅱ应用平台设计,通过ModelSim完成仿真验证.仿真结果表明,该复位与选择单元模块产生的信号符合IEEE1149.7标准规定,能够支持目标芯片IP核实现相应的测试功能.  相似文献   

5.
随着电子技术的飞速发展,电路的集成度越来越高,使其测试面临越来越多的问题。可测性设计成为解决测试问题的主要手段之一,而边界扫描技术是众多可测性设计方法中使用较为广泛的一种。在深入研究IEEE1149.1及IEEE1149.4标准的基础上,对基于边界扫描可测性结构进行了探索,具有重要的理论价值和实际意义。  相似文献   

6.
IEEE1149.7标准为了解决功耗问题,提出了可选的TAP.7控制器电源管理模块标准。在测试调试过程中,关闭不需要的芯片或模块电源,以达到减少功耗的目的。当需要时,可重新唤醒。根据IEEE1149.7标准,采用集成开发环境QuartusII7.2软件平台,具体实现符合标准的电源管理模块,并对其功能进行仿真验证。  相似文献   

7.
为了解决复杂电路板的测试点少和测试覆盖率低以及传统的测试设备体积大、成本高等问题,IEEE1149.1标准被公布并发展出了边界扫描技术。本设计以边界扫描技术为基础,开发出由测试软件、测试控制器以及目标电路板组成的边界扫描测试系统,并通过对目标板的故障测试,验证了该系统满足完整性测试,互联测试的设计要求且对印刷电路板(PCB)和集成电路(IC)制造和使用过程中出现的桥接故障和呆滞故障有良好的故障诊断、定位功能。  相似文献   

8.
基于IEEE 1500标准的IP核测试壳设计   总被引:4,自引:3,他引:4  
乔立岩  向刚  俞洋  王帅 《电子测量技术》2010,33(7):88-91,95
随着集成电路规模的不断扩大,基于IP核复用的SOC设计技术被广泛应用,但是由于IP核的来源不同,设计标准的不兼容等因素,使得SOC的测试变得越来越困难。IEEE1500标准设立的目标是标准化IP核提供商与用户之间的测试接口,简化核测试信息的复用。本文在研究IEEE1500标准的硬件结构基础上,讨论了1500的测试指令集,然后以基准电路集ISCAS89中的s349时序电路为例,对其进行全扫描设计之后,详细说明了基于IEEE1500标准的IP核测试壳各部分的设计过程,最后通过仿真实验,验证了在不同测试指令和故障模式下,测试壳的有效性。  相似文献   

9.
针对内建自测试(BIST)技术在SoC测试上的应用问题,提出了一种在IEEE 1500标准下对IP核的BIST设计方法。该方法根据IEEE 1500标准的测试结构和规范研究讨论了测试壳的各个组成单元,实现了测试壳在各种工作模式下的指令操作,并结合BIST的工作原理设计了测试控制器的结构和工作流程。最终以8位超进位加法器为例,在Quartus II环境下对整个测试系统进行了功能验证。验证结果表明,IEEE 1500测试壳可在BIST控制器作用下正确完成指令和数据传输,本设计对IP核的测试功能有效可行。  相似文献   

10.
基于IEEE1588协议的从时钟设计及其控制研究   总被引:1,自引:0,他引:1  
时钟漂移与传输迟延的不确定性是影响同步精度的主要原因,通过分析IEEE1588协议原理,设计了从时钟结构。实际通信网络存在很多不确定性和延时抖动,固定不变的PI控制器参数往往很难达到满意的对时精度。设计了运用粒子群优化算法对控制器参数进行在线整定的从时钟伺服控制系统,Matlab仿真结果表明,该控制方法具有较高的精度和自适应能力,在网络参数或从时钟发生变化时也能很好地保持同步精度。  相似文献   

11.
基于边缘扫描技术的PCB测试节点优化设计   总被引:1,自引:0,他引:1  
介绍了一种可用于PCB测试的方法。边缘扫描技术是一种先进的数字电路测试技术,可广泛应用于大规模集成电路的测试。本文详细介绍了边缘扫描技术的测试电路结构及其工作模式,并将其应用于PCB的测试,本文利用基于贪婪策略的最优化算法分析了PCB的测试节点,可以利用最小的测试节点集实现PCB的测试。实际应用电路的分析结果表明,本文介绍的PCB测试方法,可以有效地降低PCB级测试的硬件开销。  相似文献   

12.
为确保支持 IEEE 1588精密时间协议(precision time protocol,PTP)的各厂家智能设备能互连互通及稳定时间同步,对此类设备进行 IEEE 1588一致性测试是十分必要的.为此在简要介绍 IEEE C37.238—2011(电力 PTP Profile)基础上,提出了电力系统 IEEE 1588一致性测试的测试方法,分析了 IEEE 1588一致性测试应具备的测试结构,描述了基于测试案例的一致性测试流程,详细说明了 IEEE 1588一致性测试的测试内容,总结了 IEEE 1588一致性测试的实施关键点  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号