共查询到17条相似文献,搜索用时 62 毫秒
1.
2.
3.
介绍了一种基于DDR2 SDRAM与USB 2.0接口的大容量数据高速采集系统,该系统以FPGA为控制核心;利用FPGA的内部模块化的编程、DDR2 SDRAM的大容量存储以及USB 2.0接口的高速传输能力实现了数据的高速采集、大容量存储和传输;该系统支持热插拨和即插即用,使用方便;实验结果表明该系统可以实时高速的进行数据采集、存储和传输,最高传输速率可达20 MByte/s;在信号的高速采集领域有着很高的应用价值。 相似文献
4.
DDR3SDRAM是第三代双倍数据传输速率同步动态随机存储器,DDR3具有高速率、低电压、低功耗等特点[1-2];在DDR3控制器的实际使用中,如何将用户需要存储的数据在DDR3中快速存储非常重要,如果数据被送到DDR3接口的速度低,则会影响DDR3的存储速度,同时影响DDR3的实际应用,因此,针对DDR3存储器设计存储控制有重要的意义[2];基于此设计主要分为低速读写控制与高速流读写控制,低速读写控制主要用于小数据量的操作,高速流读写控制主要用于批量数据的存储操作;此设计在FPGA上通过了大量数据读写的验证,证明数据存储的正确性;经过测试,在高速流读写模式下,DDR3存储控制设计的带宽利用率最大为66.4%;此设计在功能和性能上均符合系统总体设计的要求。 相似文献
5.
本文设计了基于FPGA和SATA SSD的小尺寸嵌入式存储系统,通过多路高速接口接收数据,采用DDR缓存、DMA仲裁传输和文件管理等技术,利用MicroBlaze软核实现系统运行和读写控制。测试结果表明,该系统体积小巧、功耗较低、使用灵活,可以实现高速数据稳定可靠存储。 相似文献
6.
7.
针对单总线数据采集中数据传输和存储速度较慢的情况,提出了一种利用DMA(直接存储器访问)技术和流水线FLASH存储来实现高速存储的方法;该方法通过AVR单片机和CPLD控制产生DMA和FLASH片选时序,不经过CPU直接往FLASH里写一页数据,在第一片FALSH进行数据编程忙而无法对其进行操作时继续往下一片FLASH里写一页数据,如此循环实现FLASH的流水线存储;实验结果表明,采用DMA和流水线存储技术,数据瞬态传输速度提高了10倍,整体存储速度提高了4倍,系统可靠性好、性价比高、可以广泛使用. 相似文献
8.
通过比较,说明了二代双数据速率动态随机存储器(DDR2 SDRAM)的优势与特点。结合高速采样存储卡,介绍了板卡和存储控制器的硬件设计方案,重点阐述了关键技术和设计实现方法。对照时序仿真结果介绍了存储控制器的控制过程。最后总结了控制器模块达到的性能。 相似文献
9.
针对CCD摄像头输出的模拟CVBS信号数据量大和现场可编程门阵列FPGA并行处理能力强的特点,提出了一种CCD摄像头+FPGA+ SDRAM+视频编解码芯片的采集与VGA显示系统设计方案.按照视频信号的处理过程,在FPGA中设计了I2C控制器,ITU656解码器、视频处理器、SDRAM控制器、色度空间转换模块和VGA显示模块,实现了对视频解码芯片的工作配置,视频数据的解析、处理、存储和显示.硬件验证结果符合设计要求. 相似文献
10.
为解决高速Camera Link数据视频图像信号的采集与显示问题,提出了以PXI系统为平台,利用FPGA强大的并行处理能力及内部丰富的块RAM资源,模块化设计PXI接口模块,Camera Link数据接收模块,SDRAM缓存模块及VGA显示控制模块,同时利用FPGA构造出相应的VGA时序信号,控制视频转换芯片ADV7123实现两路图像数据的图形显示的系统设计;试验结果表明,该系统可实现输入100 MB/s图像数据的实时显示,达到了预期的效果,具有一定的实用性和推广价值。 相似文献
11.
12.
13.
14.
15.
提出了一种基于SOPC技术的数据采集和存储系统的解决方案。系统通过使用microblaze软核处理器实现了一个可配置的高速、大容量可独立工作的连续数据流采集记录系统。系统采用模块化的设计思想,具有设计灵活、集成度高,较小的体积和较低的功耗等优点,克服了常规存储设备容量小,记录时间短,独立性不强的缺点。相关技术指标满足设计需求。 相似文献
16.
以AT45DB041B为例,将FPGA和大容量串行flash存储芯片的优点有效地结合起来,实现了FPGA对串行存储芯片的高效读写操作,完成了对大量测量数据的存储处理和与上位机的交换,并在某电力局项目工频场强环境监测仪中成功应用。 相似文献