共查询到20条相似文献,搜索用时 46 毫秒
1.
2.
研究了HUFFMAN解码器在集成电路上的实现问题,以MPEG-2AAC(先进音频编码)HUFFMA为研究对象.在研究解码码表的特点以及简化解码算法的基础上设计出高速HUFFMAN解码电路。此解码电路已经在ALTERA的FPGA上通过测试。系统能稳定运行在100MHz,输出数据平均达到约1.0Gbits/sec的带宽。 相似文献
3.
4.
5.
数字音频/多媒体广播接收系统 总被引:1,自引:0,他引:1
介绍一种由国内自主开发的数字音频/多媒体广播(DAB/DMB)接收系统,该系统完全符合ETS300401标准,由接收机解码模块,控制软件,数据业务解码器和接口板构成,可以实现DAN音频接收播放和多媒体数据业务的解码输出至接口供计算机处理,基于该接收系统,可扩展出适用于多种用途的DAB/DMB接收机。 相似文献
6.
本文介绍了笔者使用cadence设计的0.35um CMOS高速8位流水线电流导引数模转换器。电路采用了高速解码电路、双路并行处理、流水线等技术,使系统处理速度从传统的500M采样/秒达到1.5G采样/秒,输出差分电压在2个50欧姆的电阻上达到3.1V,电压精度达到1.55*2^-1V。在国外同类设计中处于领先水平。 相似文献
7.
8.
9.
为了更好地满足红外图像处理系统对高精度图像采集与处理的需求,本文设计了10bit量化精度的视频采集与显示系统,选用10bit TVP5147视频解码芯片和ADV7123型视频编码芯片为核心器件,提供两路10bit数字视频输出、一路10bit数字视频输入的TTL/LVDS接口,以及一路CVBS外同步信号输出,由1片ATmega16L单片机和3片XC95144XL CPLD器件分别实现视频编/解码芯片的在线配置和接口逻辑控制。寄存器配置程序具有人机界面,通过PC的串口完成对TVP5147主要寄存器的配置。在CPLD中采用Verilog硬件描述语言设计10bit的YUV空间到RGB空间的实时色域转换功能模块,以实现系统VGA模拟显示的功能。实验表明,该系统有效克服了传统8bit空间转换中由于二次取整数而存在的带状线和轮廓线的缺陷,具有通用性好、灵活性好、功耗低和精度高等特点,完全可以满足图像融合、目标识别等图像处理应用系统的要求。 相似文献
10.
11.
12.
13.
14.
说到音频解码,可能很多人首先想到的是杜比定向逻辑、杜比数字、DTS等解码,对于D/A解码却了解不多。为何要用专门的D/A解码器?这应从数字音响技术谈起。数字音响技术主要是指PCM处理技术,而所谓PCM处理技术就是将模拟音频信号进行数字化的一种技术,目前已广泛应用于通信领域,而在音响领域目前更多的是应用于数字信号源中。但综观当今世界的音响电子领域真正表现最为出色的却并非是将D/A处理集于一身的唱机,而是将模拟转盘与D/A数字解码技术分割开采的分体式设计。 相似文献
15.
介绍了一种基于AVS解码芯片DSl000的IPIV机顶盒的设计和实现.硬件方面结合Broadeom公司IPTV专用处理器进行音频解码和电视信号的输出处理.软件方面采用嵌入式Linux操作系统.底层采用基于字符设备的驱动支持,遵循DS1000的解码处理流程可以高效流畅地的实现AVS流媒体的直播解码和良好的用户界面. 相似文献
16.
数字广播(DAB/DMB)接收系统 总被引:3,自引:0,他引:3
本文介绍一种由国内自主开发的数字音频广播/数字多媒体广播(DAB/DMB)接收系统。该系统完全符合ETS300401标准,由接收机解码模块、控制软件、数据业务解码器和接口板构成,可以实现DAB音频接收播放和多媒体数据业务的解码输出。基于该接收系统,可扩展出适用于多种用途的DAB/DMB接收机。 相似文献
17.
18.
一种用于 HDTV集成解码芯片的I/O控制策略 总被引:1,自引:0,他引:1
数据的存取控制是系统集成芯片软硬件协同设计中的关键环节。许多文献都给出了对 MPEG—2 MP@ML视频解码器的I/O控制策略,但是很少涉及如何有效地存取MPEG—2MP@ML的数据,特别是如何控制包含系统层、视频和音频三个部分进行解码的集成解码芯片的数据输入输出。本文通过详细的分析和计算,结合不同类型数据传送的特点,提出了一种有效的用于这种集成解码芯片的I/O控制策略,在增加有限的芯片引脚的情况下,简化了数据输入输出的控制逻辑,降低了片上用于I/O控制的逻辑资源。 相似文献
19.