首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 109 毫秒
1.
提出了基于CobraNet技术和DSP技术的网络数字音频处理器的设计方案。该设计利用CM2模块(Co-braNet技术的硬件部分)的实时音频传输功能以及ADSP21161N的片上处理能力和接口通信能力实现。数字信号处理流程和算法可通过PC机进行配置。较详细地给出了数字音频网络处理器的软硬件实现方案。  相似文献   

2.
本文针对广电系统中音频监测这一领域现状和需要解决的问题,介绍了音频数字化监测中的关键技术。以DGN-32F数字音频电平监测系统为例介绍了多路数字音频监测系统设计和应用。  相似文献   

3.
本文以中央塔调频机房改造工程为例,介绍了播出机房改造前音频监测系统的情况和存在的不足、基于AudioOverIP技术的音频监测系统的基本组成和原理、以及多路数字音频监测系统在实际工程中的设计和应用。  相似文献   

4.
本文针对数字音频广播监测现状和需要解决的问题,介绍了AES/EBU标准和音频监测关键技术,并且以AudioAres数字音频检测系统为例介绍了多路数字音频监测系统设计和应用.  相似文献   

5.
基于MPEG-2TS的多路音频存储播放系统设计   总被引:1,自引:1,他引:0  
张振兴  丛静 《电声技术》2010,34(3):59-63
设计了一种多路音频自动存储播放系统,该系统接收12路AES/EBU数字音频信号,采用MPEG-2TS生成音频复用TS流,并通过网络传输到指定的硬盘存储。根据播放指令,该系统可选择还原任意一路任意时段的数字音频,并送至播放单元播出。系统仿真和板上验证结果表明,所设计的系统实现了预定的功能。  相似文献   

6.
傅越千 《电子技术》2008,45(1):53-56
研究了一种基于SOPC技术的嵌入式网络数字音频终端的设计方案.该终端通过在FPGA芯片上配置Nios Ⅱ软核处理器和相关的接口模块实现其主要硬件电路,结合系统的软件设计控制音频解码芯片VS1003和音频信息的网络传输.该文详细介绍了其中的硬件设计、软件设计和网络传输等方面的内容.设计的产品具有较高的性能价格比,已进入了推广阶段.  相似文献   

7.
基于FPGA数字音频嵌入的IP核设计   总被引:1,自引:0,他引:1  
针对视频与音频播放不同步的问题,提出了一种基于FPGA的数字音频的嵌入的IP核设计方案,并给出了VHDL代码实现及时序仿真波形.实践证明基于FPGA的数字音频的嵌入的IP核设计不仅较好解决了视、音频延时问题,而且系统灵活可靠,代码可以重复利用,大大降低了重复购买专用芯片的应用成本.  相似文献   

8.
综合考虑助听器体积小,功耗低等特点,本文设计了一种基于嵌入式系统的实时语音处理算法的开发平台。该平台的硬件核心主要由CortexA8嵌入式处理芯片和FPGA芯片综合构成,共包含四个关键模块:音频输入模块、内部时钟模块、FPGA控制模块和信号处理模块。为了提高系统的处理效率,系统设计了基于FPGA的多路语音处理转换模块。为验证平台性能,本文设计并实现了基于维纳滤波的助听器语音增强算法,并进行了主观测试,实验效果良好。  相似文献   

9.
杨翠军  钱敏  朱静 《通信技术》2012,45(6):131-133,137
介绍了一种基于语音编解码芯片TLV320AIC23和可编程片上系统(SOPC)技术的嵌入式数字音频处理系统设计方案,通过在Altera公司的CycloneⅡFPGA上配置NiosⅡ软核处理器、语音芯片TLV320AIC23的I2C配置模块、数字音频处理模块等相关接口模块来搭建硬件平台,并利用软件集成开发环境NiosⅡIDE进行软件设计来控制整个系统工作。最后对整个系统进行了调试,实验结果表明系统实现了数字音频的高速采集、存储及回放等功能。  相似文献   

10.
时域噪声整形技术被广泛地应用于各种感知音频编解码方案中,能有效地消除由量化噪声所产生的预回声现象。由于数字音频广播音频解码器(HE-AAC v2)算法复杂、运算量大,目前多采用DSP或嵌入式软件方式实现,本设计基于数字音频广播音频解码纯硬件系统,通过对时域噪声整形(TNS)解码算法的优化,以极低的硬件代价完成了时域噪声整形全硬件解码模块设计,具有高硬件资源利用率、低复杂度、高解码效率等特点。  相似文献   

11.
基于DSP平台的数字视频源的系统设计   总被引:1,自引:0,他引:1  
提出了一种基于TI DSK6711平台的将模拟视频进行数字化处理的系统设计方案,其中视频解码模块完成复合视频信号数字化,音频A/D模块完成语音信号数字化,同时采用大容量的SDRAM存储器作为帧缓存,用FPGA完成其控制接口,整个系统以DSK6711为核心构成数据处理单元,此系统可以完成电视图像信号的去隔行扫描转换、低分辨率向高分辨率转换等视频信号处理,也可以进行实时视频和音频数据压缩处理。  相似文献   

12.
针对串行数字接口(SDI),提出了一种基于FPGA的音频数据IP模块解嵌方案。介绍了相关协议标准,重点介绍了音频解嵌IP模块的内核架构与设计过程,并给出了一个基于本IP模块的SDI音频解嵌系统应用实例。实践证明基于本IP模块的音频数据解嵌方案能有效地从SDI数据流中解嵌出音频数据,实现音、视频同步;并且本IP模块具有很强的通用性和可移植性,能提高设计效率,降低产品成本。  相似文献   

13.
设计了一种基于TMS320VC5402 DSP的数字音频效果器,可产生法兰、合唱、镶边、延时和厅堂的自然混响等各种效果。详细阐述了硬件系统的构成框图,分析了DSP多通道缓冲串行接口与外部AD、DA之间的音频数据接口设计及软件流程和典型音频效果的实现方案。实验证明在该系统平台上可很好地运行多种音频效果算法。  相似文献   

14.
谢斌  任克强  钟文涛 《通信技术》2009,42(3):183-185
基于听觉掩蔽效应,提出了一种在WAV格式音频信号中嵌入WAV格式音频水印的离散小波变换域高效水印算法,用Matlab7.0编程进行了水印的嵌入、提取及防盗版性能研究。仿真实验表明,该算法嵌入的音频水印具有较好的不可感知性和较强的抗版权篡夺能力,并且对诸如重新采样、低通滤波和叠加噪声等攻击具有较好的鲁棒性。  相似文献   

15.
郭瑞 《电子质量》2008,(2):16-19
AU6842芯片是一款数字音频soc芯片,其中集成了USB主机控制器,可以用单芯片实现USB数字音频模块.利用该芯片设计的USB数字音频模块通过标准串行口同音响主控制器通信,处理音响主控制器发出的操作命令,实现从USB存储设备中读取并播放MP3文件.本文将介绍USB数字音频模块的结构和各个子模块的功能:针对USB音频模块功能分析AU6842各个功能模块的技术参数,提供USB音频模块的硬件电路设计;描述该模块控制软件的通信协议和模 块的工作状态.  相似文献   

16.
设计硬件电路来研究各种音效算法,其开发周期长、成本高、算法不便灵活修改。利用SIMULINK音频处理模块库、子系统、封装技术 及MATLAB函数库设计了具有Schroeder混响、镶边、合唱、回声功能的数字音效系统。介绍了系统设计的具体步骤以及各个音效模块的参数和使用方法。结果表明,系统各音效模型层次清晰,参数可视化灵活设置,可以仿真实现不同的音效,有助于工程技术人员加快对各种音效算法的研究和开发。  相似文献   

17.
王辉  王齐祥 《电声技术》2011,35(8):59-61,78
介绍了基于以太网物理层芯片的数字音频实时传输系统设计和实现;以现场可编程门阵列(FPGA)与以太网物理层芯片DP83848C为核心给出了硬件与FPGA软件设计思路,实现了多通道数字音频实时性双向数据传输.  相似文献   

18.
为了准确接收并提取专业音频设备所发出的S/PDIF数据信号,方便后续数字音频处理模块的信号处理工作,减少因使用专业集成电路带来的额外成本,设计了基于FPGA的通用S/PDIF接收解码电路。该电路首先利用数字鉴相方式从S/PDIF信号中恢复出采样时钟,然后根据恢复出的采样时钟对信号进行采样,获得串行数据。随后电路对其进行帧同步处理以区分不同的数据段,最终按照S/PDIF的编解码规则对其进行解码后,以并行方式输出给后续音频处理模块进行进一步处理。  相似文献   

19.
数字复接器是卫星通信中重要的组成部分。介绍了在便携式数字卫星通信系统中,利用硬件描述语言(VHDL)和硬件可编程器件,给出了一种采用时分复用技术,对视频、语音、同步数据、异步数据和局域网(LAN)数据等多路数字信号进行复分接的设计方案及仿真结果,并进行了同步性能分析,最后对设计与实现过程中的要点和需要注意的问题进行了详细的论述。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号