首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 218 毫秒
1.
VSIA(Virtual Socket Interface Alliance)成立于1996年9月.是最早出现的国际性IP标准组织.成员包括系统设计公司、半导体供应商、EDA公司、IP提供商等。其目的是为系统芯片工业建立统一的技术规范和标准,这些规范和标准可以作到使不同来源的IP进行集成并相匹配。2004年以前VSIA是以工作组的形式开展工作,陆续成立了模拟/混合信号、功能验证、依靠硬件的软件、实现/验证、IP保护、与制造相关的测试、片上总线、系统级设计、虚拟组件质量、基于平台的设计和虚拟组件转让,等共11个开发工作组,  相似文献   

2.
使用脚本语言构建IP质量评估平台   总被引:6,自引:2,他引:4  
文章介绍了IP质量评估的基本概念和相关内容,在VSIA标准的基础上,给出了一种IP质量评估过程和相关的EDA工具。通过分析设计资料,提出了一个设计数据管理模型,将整个流程分为资料组织、资料搜索、资料分析、资料输出、资料封装五个阶段,针对每个阶段讨论用脚本语言实现的方式,从而完成一个自动化的IP质量评估平台构建,最后给出了Perl脚本的参考实例。  相似文献   

3.
国际IP核联盟/组织简介   总被引:3,自引:1,他引:2  
SoC设计的基础是IP核的复用,为使IP核能有效地复用,世界半导体产业的主要国家和地区,都相继建立了IP/SoC标准化设计、交易、管理的组织和机构,这些组织的目的是促进IP核发展,探讨SoC设计方法学,加速SoC的设计。本文对这些组织的发展及工作情况做一简要介绍。  相似文献   

4.
系统芯片产业的快速发展,需要有成功的IP市场的支持,因此,IP数据格式的标准化就成为摆在整个产业界面前最首要的问题之一,文章通过对VSIA实现/验证开发工作组及其所颁布I/V2.1规范的详细介绍,论述了VSIA如何解决在SoC设计和验证过程不同来源和不同层次上IP数据及其格式统一的问题。  相似文献   

5.
片上系统中的I P复用   总被引:4,自引:1,他引:3  
IP(Intellectual Property)复用技术是提高片上系统设计效率、缩短设计周期的一个关键。本文简要介绍了IP产生的原因、IP的概念与分类,分析了可复用IP的设计流程及相关工具,探讨了片上系统设计中的IP复用以及当前面临的主要问题,最后指出了IP的市场前景和未来发展趋势。  相似文献   

6.
IP复用技术的研究   总被引:7,自引:0,他引:7  
葛晨阳  徐维朴  孙飞 《微电子学》2002,32(4):257-260
IP复用技术是目前SOC设计方法的关键。首先介绍了IP复用技术发展的历程以及IP采用的形式、分类,提出了IP复用的途径。比较了硬IP和软IP在SOC设计中的复用过程,并提出了一种基于移植的硬IP复用技术;最后,结合芯片开发实例,阐述了在视频增强处理芯片开发过程中所采用的IP开发和复用策略。  相似文献   

7.
VSIA及其IP核标准简介   总被引:1,自引:0,他引:1  
对制定IP核标准的最主要组织-VSIA及其制定的标准、规范和技术文件进行了简要介绍。  相似文献   

8.
系统芯片设计中的可复用IP技术   总被引:3,自引:1,他引:2  
可复用IP技术是系统芯片(SOC)设计业的关键技术之一,IP复用能够提高SOC的设计效率,缩短生产周期.鉴于此,论述了IP的基本概念与分类、IP模块的设计和基于IP复用技术的SOC设计过程,并讨论了IP设计与应用中的一些要点,如IP模块的接口、IP的产权保护和IP的选用等.  相似文献   

9.
设计了一个采用0.25μmCMOS工艺的电源管理IP模块。该模块包含DC/DC转换/调整、上电复位、低电压监测和后备电源自动切换功能,通过对电源的动态管理,可提供稳定的系统电源。该IP模块能够提供独立的数字电源、模拟电源和闪存电源,具有工作稳定,高电源噪声抑制比和较低的温度系数等显著优点。其接口符合VSIA标准,完全适用于深亚微米SOC的集成设计。  相似文献   

10.
SoC片上总线综述   总被引:4,自引:1,他引:3  
随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织积极从事相关IP互联标准方案的制定工作,从目前的研究和发展看,影响力较大的有IBM公司的CoreConnect、ARM公司的AMBA和SilicoreCorp公司的Wishbone。基于现有IP互联接口标准技术的发展现状,本文对这三种SoC总线技术进行了详细介绍。  相似文献   

11.
周宇  徐科  杨青松  孙承绶 《微电子学》2003,33(6):554-557
随着集成电路系统的规模和复杂性的不断提高,基于IP核的SOC系统的设计已被广泛采用。与此同时,电路测试的难度不断增大,对电路的可测性设计也提出了更高的要求。文章介绍了应用于嵌入式系统的16住时钟控制器(Timer Control Unit)的IP核设计,设计中采用了JTAG可测性设计电路。  相似文献   

12.
通用型I2C总线的IP设计与验证   总被引:1,自引:0,他引:1  
陈涛  王伟  田华 《中国集成电路》2010,19(10):40-44
集成电路设计已经步入SoC时代,而IP设计和IP复用技术是SoC设计的重要支持。本文以通用型I2C总线为例,介绍了典型的数字IP的设计与功能验证实现。这里采用HDL-Verilog语言进行自顶向下的设计,通过搭建验证平台、提取功能验证点完成软核的功能验证,并且运用Perl开发了脚本程序以提高验证效率。  相似文献   

13.
随着IP在设计中重用的次数和比例不断增加,工业界需要有一种客观、有效的可重用性评估方法.一方面,IP用户可以利用它从第三方供应商提供的众多同类型IP中选择合适、高可重用性的产品,从而最大程度的降低设计成本和风险;另一方面,开发者也必须对IP做出评估,并通过不断改进设计方法学达到提高产品质量的目的.本文在对国际通用的IP可重用性评估程序OpenMORE和QIP分析的基础上,针对其中存在较大的"主观误差"问题提出了改进的方法,改进后的方法较之现有方法在评分和权值设定等方面有了较大的改善.  相似文献   

14.
史江一  朱志炜  方建平  郝跃   《电子器件》2007,30(1):148-151
设计能力和工艺集成能力之间差距的不断扩大阻碍了片上系统的有效开发,为此必须提高设计人员的设计能力,降低产品开发周期和成本.利用IP参数化技术,把设计重用方法应用于8位微控制器设计,提出了基于IP核重用的8位微控制器设计方法,重用开发人力消耗节约70%,显著提高了设计效率,并通过实际微控制器系列设计实例阐述了该设计方法的实施和IP核复用策略.  相似文献   

15.
IP模块设计:实例研究   总被引:3,自引:0,他引:3  
设计能力和硅芯片所能提供的集成能力增长差距的扩大阻碍了片上系统的有效开发 ,为此必须提高设计人员的设计能力 ,降低产品开发周期和成本。设计的重用是提高设计能力的有效方法。文中通过实际 IP模块的设计 ,分析研究了如何开发高质量的可重用 IP模块。  相似文献   

16.
芯片设计中的IP技术   总被引:10,自引:1,他引:9  
牛风举  朱明程 《半导体技术》2001,26(10):21-25,32
从IP开发和集成两个方面入手,重点阐述了IP的基本特征,IP的设计流程及设计中的关键技术,IP集成的一般考虑及集成的关键技术,IP模块的评估与选择等,并探讨了国内IP技术发展的一些思路。  相似文献   

17.
基于接口的IP模块可重用设计方法   总被引:1,自引:0,他引:1  
IC设计复杂度的快速增长和市场压力的增大,要求重用已有的设计以提高设计能力。该文分析了模块间通讯方法,认为基于接口的设计可以更好地实现设计的重用。通过对基于接口的设计方法的研究,根据摩托罗拉半导体IP接口(IPI,IP Interface)标准,建立了基于接口标准的IP模块设计方法和设计环境;最后结合使用基于接口的设计方法和基于层次化的片上系统总线结构的设计方法,进行了实例设计。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号