共查询到10条相似文献,搜索用时 46 毫秒
1.
2.
3.
4.
针对FPGA IP核在可进化可编程系统芯片(SoPC)中嵌入时存在FPGA IP核端口时序控制和位流下载的问题,实现一种适用于可进化SoPC芯片的FPGA接口。该FPGA接口使用异步FIFO、双口RAM的结构和可扩展的读/写命令传输方式来实现FPGA IP核与系统的异步通信。嵌入式CPU可以通过FPGA接口实现FPGA IP核的片内位流配置。FPGA接口中的硬件随机数发生器实现进化算法的硬件加速。使用自动验证平台与FPGA原型验证平台对FPGA接口进行验证来实现验证的收敛。测试结果表明,FPGA接口成功实现了嵌入式CPU与FPGA IP核的通信,完成芯片内的进化。 相似文献
5.
基于FPGA的直接数字频率合成器设计 总被引:1,自引:0,他引:1
随着数字集成电路和微电子技术,尤其是现场可编程门阵列(FPGA)器件的发展产生了第三代频率合成技术--直接数字频率合成(DDFS).本文介绍了利用可编程逻辑门阵列FPGA器件实现直接数字频率合成器(DDFS)的工作原理;给出了利用ALTERA公司的FPGA芯片(FLEX10K系列EPF10K10LC84-4器件)完成DDFS系统设计的具体方法.在设计中所用编程语言是VHDL. 相似文献
6.
为解决计算量大的高精度线性调频连续波(LFMCW)雷达测距信号处理算法难以在线验证的问题,提出一种基于数字信号处理器(DSP)和现场可编程门阵列(FPGA)双核架构的雷达测距信号处理系统方案,并完成了软硬件设计和测距算法嵌入.设计方案以DSP为信号处理核心,FPGA为外围设备控制核心.采用C语言实现了基于相位匹配法的LFMCW雷达测距算法在DSP中的嵌入,采用VHDL语言实现FPGA功能模块.在线测距实验结果表明:各功能模块工作正常,基于相位匹配法的测距算法精度高. 相似文献
7.
8.
SoPC是当前嵌入式系统设计的发展趋势,基于FPGA的SoPC系统设计不仅具有便携性和高效性,而且可以更大限度的增加其架构的灵活性.在此基础上,提出一种基于FPGA的SoPC技术实现嵌入式经验公式发现系统的思想,通过对MicroBlaze处理器软核的配置及接口设计搭建硬件平台,并移植了uClinux嵌入式操作系统,结合FDD算法,实现了基于FPGA的嵌入式FDD系统. 相似文献
9.
提出了一种基于时间/数字转换器( TDC)的频率差测量方法.该方法使用延迟链和参考时钟结合的TDC直接数字量化频率差.测量系统与非线性标定模块均在现场可编程门阵列( FPGA)中实现.为了对频率差检测精度进行评估,使用振荡器作为仿真输入信号进行了实验.结果显示:所提出的测量方法对ΔF/F的测量噪声可以达到1 ×10-8/ 槡Hz.在实验结果的基础上,对测量噪声的来源进行了分析. 相似文献
10.
PE3240是Peregrine公司最新推出的高性能整数分频PLL芯片.本文介绍了采用PE3240实现的L波段(800~1 300 MHz)频率源的设计方案.所设计的频率源相位噪声低,频率稳定度高,已成功应用于无人机分米波仪表着陆系统设备中. 相似文献