共查询到18条相似文献,搜索用时 140 毫秒
1.
使用了基于FPGA的Xilinx公司Spartan-3E系列的XC3S250ETQG144处理器, 对A/D转换芯片TLC549进行驱动采样和后续实际电压值读取. 采用Verilog语言, 整个模块设计在ISE的环境下进行, 设计时减少复杂逻辑, 精简模块设计, 实现高速A/D转换和时序控制, 该设计可移植性强, 利用ISE进行编译、综合、仿真, 为后续A/D转换的工作提供了实验依据. 实验表明设计可靠性高, 可以满足A/D转换的高精度、实时性、抗干扰等方面的要求. 相似文献
2.
基于FPGA的A/D转换采样控制模块的设计 总被引:2,自引:0,他引:2
本文采用FPGA器件EP1C6T144C8芯片代替单片机控制A/D转换芯片ADC0809进行采样控制,整个设计用VHDL语言描述,在QuartusⅡ平台下进行软件编程实现正确的A/D转换的工作时序控制过程,并将采样数据从二进制转化成BCD码.本设计可用于高速应用领域和实时监控方面. 相似文献
3.
介绍了一种基于FPGA与USB2.0的双通道实时数据采集与处理系统。该系统采用XC3S1200E芯片作为核心处理芯片,CY7C68013作为USB接口芯片,通过FPGA内部的控制模块控制A/D数据转换和USB的数据传输,并在FPGA内部完成数据的处理。实验证明,该系统基本能满足设计的要求。计算出所求粒子的直径。 相似文献
4.
为满足对寻北仪导航系统中加速度计采集数据的高精度要求,提出了基于石英挠性加速度计的A/D采集系统与I/F数据采集系统的对比研究;系统采用了高精度A/D转换芯片AD7693和V/F高精度转换芯片LM331分别对石英挠性加速度计采集的数据进行处理转换,以FPGA芯片XC7Z020为逻辑控制核心对转换的数据进行编帧处理,通过RS232总线将处理的数据发送到上位机;测试结果表明,在相同条件下,I/F采集系统转换的精度99.99%优于A/D采集系统转换的精度98.7%;短时间内,I/F采集系统采集的数据变化不大,A/D采集系统采集的数据变化大,所以I/F采集系统稳定性更好. 相似文献
5.
针对战略性先导科技专项(TMSR)熔盐堆保护系统中,对接收到的信号需要有较高的数据转换精度,并且保护系统中的元器件具有一定的抗辐射能力的目的;文章采用了16位串行微功耗、高速、高精度ADS8325芯片和ACTEL公司开发基于Flash技术的具有抗辐射性能的现场可编程门阵列FPGA,设计了熔盐堆保护系统中关键的A/D转换和定值比较单元;整个设计方案用Verilog HDL硬件描述语言实现,并在Libero平台下进行软件编程实现A/D转换的工作时序和定值比较的控制;测试结果表明,ADS8325对快速变化的输入信号反映灵敏、准确稳定、可靠,达到熔盐堆保护系统A/D转换和定值比较的要求。 相似文献
6.
本文介绍了一种基于交替采样技术的高速数据采集系统,该系统采用了两片采样率为1GSPS的A/D实现了2GSPS的采样率,并利用FPGA对A/D输出数据的进行转换和缓存。本文着重介绍了该数据采集系统设计和高速存储所涉及到的问题,并给出了仿真波形。 相似文献
7.
为减轻微处理器频繁控制A/D转换器转换时序与读取A/D转换结果的负担,提出串行 A/D转换器 M AX192的FPGA控制方法。根据M AX192多通道转换时序的特点,设计基于FPGA的多通道转换控制器和 A/D转换结果寄存器阵列。由微控制器指定采样周期、采样点数、采样通道顺序和最大转换通道数等参数来控制 FPGA ,对M AX192进行转换,且每个采样通道配置1个结果寄存器组,其数量由最大采样通道数决定。仿真结果表明,基于FPGA的M AX192控制器对多通道信号连续转换时,每个通道的平均转换时间与单通道单独转换相比减少了37.5%;结果寄存器可及时存储每次转换结果,便于微处理器及时读取A/D转换结果进行后续快速数字信号处理运算,提高了数据采集系统的实时性,具有工程应用价值。 相似文献
8.
探讨了数字式超声探伤仪设计中一种对超声信号进行高速采集技术。根据超声回波信号重复性的特点,利用一只高速A/D(60MHz)转换芯片在N组特定时序信号的控制下对超声回波信号进行采集,并在CPLD(复杂可编程逻辑器件)的控制下实现高速数据缓冲存储,再利用相位合成技术对转换后的N组数据进行数据合成与波形重建,从而实现了数倍于A/D转换芯片速率的高速数据采集,达到等效A/D转换速率N×60MHz。该方案成本低,可靠性高,尤其适合于高速、高准确度的超声无损检测系统中。 相似文献
9.
10.
11.
基于PCI的双通道高速数据采集累加系统 总被引:1,自引:0,他引:1
介绍了一种基于PCI的双通道高速数据采集累加系统。它能够在高速采集的同时通过FPGA实现实时累加,并且通过双通道A/D交替采样提高采样率。同时介绍了双通道A/D同步的一种简单实现方法,给出了一种基于FPGA的高性价比累加方案,分析了累加操作中数据对齐、缓存、合并以及多时钟域传输的难点,最后给出了完整的系统调试方案。该系统可以用于强噪声背景中的周期性微弱信号的提取。 相似文献
12.
交替采样技术是一种理想的提高采样率的方法,但所伴随的高速输出数据对存储也带来了一定的困难。本文介绍了一种基于交替采样技术的高速数据采集系统,该系统采用了两片采样率为500Msps的A/D转换器,实现了1Gsps的采样率,并利用FPGA对A/D转换器的输出数据进行转换和缓存。本文着重介绍了该数据采集系统的数据转换和数据存储,并给出了仿真波形。 相似文献
13.
14.
15.
16.
介绍了一种基于FPGA的高性能视频信号采集与显示系统的硬件设计与实现,模数转换系统采用高性能的A/D采集电路,通过高速的FPGA控制,将采集到的数据进行处理后,通过系统中的PCI接口传输给监控系统以供显示、监控等功能的实现。本模块已经投入运行,性能稳定。 相似文献
17.
本文提出了一种高速数据采集卡的设计方案。介绍了以处理器S3C2410A和FPGA为核心的系统的软硬件。系统通过FPGA对信号进行A/D采样和数据存储,S3C2410A将FPGA算法处理后的数据通过DMA方式储存到片外sDRAM,然后S3C2410A处理器将数据通过UATR接口传送给主机。此设计方案实现了高速数据的不间断采集和处理。 相似文献
18.
介绍了基于FPGA及AD9224的高速数据采集系统。该设计用AD9224来实现AD转换,用FPGA实现控制逻辑,用FIFO作为AD转换与FPGA之间的高速缓冲存储区。实现了高速数据采集、数据的快速传输和模块灵活控制三者的结合。FPGA模块设计使用VHDL语言编写,用MAXPLUS实现软件设计和仿真验证。 相似文献