首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
提出了一种8bit 80MHz采样率具有梯度误差补偿的温度计码D/A转换器实现电路,该电路中所给出的层次式对称开关序列可以较好地补偿梯度误差,该D/A转换器采用台湾UMC 2层多晶硅,2层金属,5V电源电压,0.5μm CMOS工艺生产制造,其积分非线性误差以及微分非线性误差均小于0.5LSB,芯片面积为1.275mm×1.05mm,当采样率为50MHz时,功耗为56mW。  相似文献   

2.
美国TRW LSI产品公司最近推出了一种THC1070S5B型A/D转换器,该转该器可保证20MHz标准频率,分辨率为10位。该转换器的非线性误差为±0.1%以下,输入信号为5MHz,标准频率为25MHz时,信号/噪声比(S_(tms)/N_(tms))为48dB以上。该转换器的微分增益(D.G)为1.5%,微分相位为0.5°,其输出逻辑电平为TTL电平,电源电压是+5V和-5.2V,工作温度范围为-25~+85℃。  相似文献   

3.
本文叙述了一种用于视频图象信号处理的八位极低功率瞬时A/D转换器的大规模集成电路。这种转换器采用了浅沟隔离的双极超大规模集成电路技术,功耗仅150mW,是目前报导的最低功耗的一半。采用比较器电路来达到这样的低功耗水平,该比较器电路是新近设计成功的。此种转换器可以使高达10MHz的视频信号从30MHz的转换速率实现数字化。观测到的差分增益(DG)误差为1%,差分相位(DP)误差小于0.5°。  相似文献   

4.
提出了一种10bit 200MHz采样率具有梯度误差补偿的CMOS视频D/A转换器实现电路。采用分段式结构,利用层次式对称开关序列消除由热分布不均所引起的对称误差。该DAC集成在一款视频自适应均衡芯片中,整个芯片采用Charted 3.3V电压、0.35μm CMOS工艺生产制造。DAC的面积为1.26mm×0.78mm,工作在4Fsc(14.318MHz)采样频率时,其有效数据比特为9.3个,其积分非线性误差和微分非线性误差均小于±0.5LSB。  相似文献   

5.
提出了一种12位80MHz采样率具有梯度误差补偿的电流舵D/A转换器实现电路.12位DAC采用分段式结构,其中高8位采用单位电流源温度计码DAC结构,低4位采用二进制加权电流源DAC结构,该电路中所给出的层次式对称开关序列可以较好地补偿梯度误差.该D/A转换器采用台湾UMC 2层多晶硅、2层金属(2P2M)5V电源电压、0.5μm CMOS工艺生产制造,其积分非线性误差小于±0.9LSB,微分非线性误差小于±0.6LSB,芯片面积为1.27mm×0.96mm,当采样率为50MHz时,功耗为91.6mW.  相似文献   

6.
提出了一种基于两步转换法(5 6)的高速高精度A/D转换器体系结构,其优点是可以大幅度降低芯片的功耗及面积。采用这种结构,设计了一个10位40 MHz的A/D转换器,并用0.6μm BiCMOS工艺实现。经过电路模拟仿真,在40 MHz转换速率,1 V输入信号(Vp-p),5 V电源电压时,信噪比(SNR)为63.3 dB,积分非线性(INL)和微分非线性(DNL)均小于10位转换器的±0.5 LSB,电源电流为85.4 mA。样品测试结果:SNR为55 dB,INL和DNL小于10位转换器的±1.75 LSB。  相似文献   

7.
Manoli  Y 曾平英 《微电子学》1989,19(6):74-78,95
单片A/D和D/A转换器存在着受现有电路元件的有限精度限制的缺点。一种新的自校准方法使得对广泛用于高速转换器的二元加权电流源阵列的线性误差进行校正成为可能。为了得到高的校准精度,使用了一种改进的双斜率法(modified dual-slope method)。这就使得制造具有14位或更高分辨率、转换时间小于15μs的A/D和D/A转换器成为可能。  相似文献   

8.
本文设计了一种可满足视频速度应用的低电压低功耗10位流水线结构的CMOS A/D转换器.该转换器由9个低功耗运算放大器和19个比较器组成,采用1.5位/级共9级流水线结构,级间增益为2并带有数字校正逻辑.为了提高其抗噪声能力及降低二阶谐波失真,该A/D转换器采用了全差分结构.全芯片模拟结果表明,在3V工作电压下,以20MHz的速度对2MHz的输入信号进行采样时,其信噪失调比达到53dB,功率消耗为28.7mW.最后,基于0.6μm CMOS工艺得到该A/D转换器核的芯片面积为1.55mm2.  相似文献   

9.
基于新型的低压与温度成正比(PTAT)基准源和PMOS衬底驱动低压运算放大器技术,采用分段温度计译码结构设计了一种1.5V8位100MS/s电流舵D/A转换器,工艺为TSMC0.25μm2P5MCMOS。当采样频率为100MHz,输出频率为20MHz时,SFDR为69.5dB,D/A转换器的微分非线性误差(DNL)和积分非线性误差(INL)的典型值分别为0.32LSB和0.52LSB。整个D/A转换器的版图面积为0.75mm×0.85mm,非常适合SOC的嵌入式应用。  相似文献   

10.
凡涉及到模拟量转换成数字量的过程都需要模/数(A/D)转换器。例如,对温度、压力、流量、重量、速度和位移等参数的检测或控制,通过传感器分别将被控制参数变成电量,经过放大后的模拟量须经过A/D转换,转换成相应的数字量,才能由计算机进行处理。相对于数字电路来说,A/D转换器芯片的价格比较昂贵,在精度要求高(因而位数相应增多)的场合,价格将成倍增加。为降低产品成本,设计中应该在价格较低的A/D转换器芯片上挖掘潜力,改进和提高A/D的  相似文献   

11.
《电子产品世界》1997,(10):79-79,86
ADS900是Burr-Brown公司的一种高速流水线A/D转换器,10 位、 20MHz、+ 3V电源供电。它的低失真和高信噪比为电信、视频和测试仪器应用提供超容限需求。在此简介其输入接口电路。ADS900的电路构成如图1所示。 AC 耦合驱动器 图2示出采用双电源的高速运放(OPA650,OPA658)的一个 ac耦合、单端接口电路。共模参考电压V_(CM)(+1.5V)偏置双极、地参考输入信号。电容器C_1和电阻器R_1构成高通滤波器,—3dB频率设置在:  相似文献   

12.
胡建锋 《电子技术》1989,16(7):39-39
目前,集成A/9转换器应用日益广泛,如3~1/2位A/D转换器ICL 7106/7107 4~1/2位A/D转换器ICL7135等都已被许多厂家应用于工业自动化仪表中。从开发仪表的实践中,笔者感到在许多场合,要求A/D转换器的码数要尽量多,以适应整台仪表的测量高精度。如20吨电脑汽车秤,秤体皮重达10吨以上,为了提高精度采用数字方法抵消皮重。这样对总重30吨(最大称量20吨加上秤体10吨)的重量信号,若用2万码的A/D转换器,最多可转换成2万码,其中对应称重范围的有效信号小于2万码,只有13000码左右了,这限制了电子秤精度的提高。  相似文献   

13.
晶体半导体公司研制了分辨率为16位、最大转换速度50k次/秒的A/D转换器和分辨率为12位、最大转换速度1M次/秒的A/D转换器LSI。这两种A/D转换器LSI都具有自校准非线性误差的功能,这种功能可调整与各位相对应的2~N(N是位数)个加权电容器的电容比。各位的电容器由偶数个小容量电容器构成,改变电容器数量的同时即可进行校准。用集成在芯片上的微计算机控制校准操作,可以使LSI制造过程中的试验变得简单。即使在用户正在使用着的系统上也能够自动进行校准,因而对温度变化和时效变化也能够进行补偿。  相似文献   

14.
基于串行FIFO双口RAM的高速A/D转换采集系统的设计   总被引:3,自引:0,他引:3  
文章介绍了串行FIFO双口RAMIDT72 0 6和高速A/D转换器AD76 77的功能 ,详细说明了由这两种芯片为主要元件构成的高精度 (16位 )、高速 (1MHz)A/D转换采集系统的设计方法 ,给出了设计的具体电路图。设计的优点是采样速度快 ,控制简单 ,与各种单片机系统接口方便  相似文献   

15.
采用标准3μmCMOS工艺,制作出单片12位1MHz两步闪速模拟/数字转换器。本文讨论了含有一个开关电容器积分器和由66个采/保放大器组成的一组12位精确参考电路。使用了有校准技术来校正转换器的失调、增益及非线性误差。转换器的微分非线性(DNL)误差低于1/2LSB,对于100kHz的模拟输入,其S/(N+D)为70dB。  相似文献   

16.
衡量DVD发展水平的一个重要标志可以从它采用的视频D/A转换芯片上可以看出来。DVD视频信号采样是13.5MHz/8bit,27MHz/10bit视频D/A转换芯片最早始于SONY的DVD-S7000,该机在当时已经是一款相当不错的中价机型,而时至今天,27MHz/10bit视频D/A转换芯片已  相似文献   

17.
提出了一种提高16位逐次逼近(SAR)A/D转换器精度的熔丝误差修调技术。该技术用于提高A/D转换器内部核心模块—16位DAC的精度,从而达到提高整个A/D转换器精度的目的。电路采用标准CMOS工艺流片。测试结果显示,熔丝误差修调后,常温下,电路的INL为2.5 LSB,SNR为88.8 dB,零点误差EZ为1.1 LSB;修调后,A/D转换器有效位数ENOB从12.56位提高到14.46位。  相似文献   

18.
方马 《电子技术》1989,16(4):40-41
这是一个采用功能扩展的方法而组成的10位A/D转换器实用线路,其工作原理框图示于图1。被转换的输入电压V_(?)首先加到一个2位A/D转换器,该转换器位数少,容易用中小规模电路组成。我们知道,对于一个2位二进制A/D转换器而言,其分辨率仅为V_(im)/4(V_(im)指规定的满度输入值),所以,输出的2位数A、B与对应的模拟量V_D,以及实际输入的电压V_(?)三者之间的关系符合下表:  相似文献   

19.
采用一种更为有效的结构设计,出一种8位和10位A/D转换器系列。10位A/D转换器需用两个4位(8位转换器需用两个3位)半并行比较周期和一个自校准电压估值器。由于比较器和电阻器的数目减少,虽然其速度与常规的半并行转换器相当,功耗和芯片尺寸却更小。  相似文献   

20.
一种DSP芯片外围电路典型设计   总被引:1,自引:0,他引:1  
祝贞凤  王旭 《电子工程师》2007,33(4):36-37,47
机载雷达信号处理的数据量大、算法复杂,传统单片机设计不能满足要求。文中提出以TMS320F206型DSP(数字信号处理器)芯片为系统核心,采用AD公司的采样频率达1MHz的16位AD7677作为A/D转换器,转换周期为40ns的高速AD669作为D/A转换器,以及32kB外存储器扩展的典型电路设计。该方案已作为模板电路实现。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号