共查询到20条相似文献,搜索用时 78 毫秒
1.
2.
3.
4.
5.
6.
7.
8.
箔条云团数学模型的建立是为了对雷达散射截面进行计算。采用“层 角 角”的划分方法来对箔条云团进行划分,来建立若干个包含箔条云团特性参数的箔条单元体,利用目标与接收点处的功率密度和电场强度对这些箔条单元体有效散射面积进行计算,再将这些箔条单元体的计算结果叠加,同时考虑它们之间的相互作用和阴影效应,最后得出整个箔条云团的雷达散射截面仿真模型。计算表明,该模型可以模拟多种情况下箔条云团RCS值。 相似文献
9.
介绍一种基于PC机的双通道、大容量制导雷达高速数据采集系统,该系统用于雷达自动目标识别系统中的外场数据录取。文中主要介绍其系统总体设计方案、主要硬件模块及控制软件的开发和设计。 相似文献
10.
二面角反射器的 RCS 预估 总被引:1,自引:0,他引:1
采用多种高频预估方法对二面角反射器的雷达散射截面(RCS)进行了计算,所得结果与实验基本吻合;通过对不同角度二面角反射器在垂直极化、水平极化情况下的RCS计算,讨论了减小其RCS的途径. 相似文献
11.
12.
基于FPGA的图像采集系统的设计 总被引:2,自引:1,他引:2
研究一种基于FPGA和CMOS图像传感器的图像采集处理系统的实现方案。FPGA芯片的I/O口模拟SCCB串线总线写CMOS传感器中的寄存器,来设置CMOS图像传感器的工作方式,然后FPGA根据同步信号采集有效原始图像数据,在FPGA内还原出传统数字RGB格式图像数据,接着以帧为单位将图像数据转存到外部存储器SDRAM中,最后通过UART串口将图像数据转发到PC,进行实时处理或显示。所设计的采集系统能够正常工作,介绍的设计方案可靠有效。 相似文献
13.
采用FPGA的高速数据采集系统 总被引:6,自引:0,他引:6
本文介绍了一种应用于高速数据采集的数字系统,该系统由高速模数转换器FPGA,SDRAM(synchronous dynamic randomaccess memory)组成。该系统独立于处理器之外,给处理器预留了总线接口。任何的处理器只要把总线接口连接到此系统上,均可操作。与传统的数据采集系统相比,减少了处理器的控制,而且处理器的处理速度已不再影响系统的性能,提高了速度和效率,具有通用性。本文对高速模数转换器与FPGA的接口实现做了详细的描述,对如何把模数转换器的数据流进行缓冲做了介绍。并对如何在FPGA中构建SOPC(systerm on programmable chip)系统以及如何利用SOPC实现SDRAM的控制与存储进行了说明。经测试,本系统的数据采集的实时速度最高可达到250 MB/s,适用于大部分的高速数据采集场合。 相似文献
14.
视觉导航已经成为微型飞行器的主要导航方式之一,为了给视觉导航技术的研究提供验证平台,设计了一种数字图像实时采集传输方案,以IEEE 1394b高速光总线作为传输协议,以FPGA为控制核心生成图像传感器时序控制逻辑、FIFO缓存模块以及1394b协议链路层IP核.图像数据经FIFO缓存后打包成1394b格式的数据包,经过电光转换后通过光纤发送给插有1394b采集卡的计算机,利用Visual C++对接收到的数据进行处理,实现了图像的显示和存储功能.测试结果表明,系统的平均传输速率为123.264 Mb/s,能够满足系统的实时性要求. 相似文献
15.
16.
根据现代电力系统对同步发电机励磁系统的要求和劢磁控制器的进一步数字化趋势,设计了LPC2138芯片为CPU的励磁控制器数据采样系统,介绍了该数据采集系统实现励磁控制器的数据采集的基本方案。 相似文献
17.
18.
分析了传统微机继电保护数据采集及存储结构,提出一种多路交流信号同步采集的设计方案.设计采用自顶向下的设计方法,使用一片FPGA完成A/D采样控制和数据存储的集成.解决了传统的数据采集系统运行效率不高,软件编程复杂的问题,实现了数据同步采集及存储和通道可选择控制等功能,此外给出了使用嵌入式逻辑分析仪的测试结果. 相似文献
19.
应用GPS授时技术提出一种电力系统交流电气信号同步采集的设计方案.设计采用自顶向下的设计方法,选用了可编程逻辑控制器件FPGA芯片作为硬件开发平台完成GPS系统对时、数字倍频、A/D转换同步采样控制和数据存储的集成.实现了电力系统内部不同变电站之间以及变电站内部不同单元之间数据同步采集及存储等功能.此外给出了使用综合开发平台Quartus II设计软件进行的仿真与分析.数据同步采集在电力系统集成保护中具有实际应用价值. 相似文献
20.
高速数据采集系统中时钟的设计 总被引:3,自引:0,他引:3
本文介绍在采用分相多路数字化技术的高速数据采集系统中,等相位差同频率时钟的的设计重点.讨论高频系统中时钟参数对系统性能的影响,提出利用FPGA内部的锁相环PLL产生时钟信号的设计方案,消除时钟抖动、减小相位噪声.文中给出数据采集系统的一种时钟设计实例,并对设计方案进行仿真分析,可以应用于最高实时采样率800MHz数据采集系统中. 相似文献