共查询到10条相似文献,搜索用时 15 毫秒
1.
2.
在SEED-DVS6467T的硬件基础上,实现了8路模拟视频的实时采集并对采集到的视频分别进行标清和高清的实时显示的应用程序设计。实验结果显示,视频采集和回放性能稳定且实时性良好,高清视频回放与标清视频相比具有更高的清晰度和更广阔的视野。 相似文献
3.
4.
基于多核处理器的并行计算能力,设计并实现实时超高清分辨率(3 840×2 160)的H.264/AVC视频编码系统。该系统在原始像素输入端实现高效的内存管理,超高清编码器采用帧级、条带级、指令级的并行方案,码流输出端则采用FIFO缓冲器对RTP包的传输速度进行控制。实验结果表明,编码系统能实时对超高清视频源进行并行编码,通过RTP封装格式传输至IP网络,用户可使用视频播放器接收并回放。 相似文献
5.
介绍了基于TMS320C6211 DSP(数字信号处理器)视频处理板的硬件环境下,通过ATA(AT嵌入式接口),实现视频图像数据的FAT16格式压缩存储.讨论了视频采样、硬盘物理扇区读写、视频数据压缩与解压缩等关键技术.将硬盘脱机接入PC系统中,在Windows等支持FAT(文件分配表)文件格式的操作系统下,通过视频数据解压,能够直接回放和检索硬盘中的视频数据. 相似文献
6.
7.
介绍了一种雷达视频回波信号记录与回放系统。该系统基于FPGA和PCI总线设计。文中详细地描述了雷达数字视频信号数据帧的格式、记录与回放系统组成框图,讨论了大容量数据实时存储问题的解决方案,同时分析了视频数据记录和显示回放软件功能的设计。试验表明:该系统运行正常、稳定,满足使用要求。 相似文献
8.
基于FPGA的视频数据解析及回放技术 总被引:1,自引:0,他引:1
本文给出了一种远程视频会议系统节点设备的视频数据捕获及回放的FPGA实现。本地捕获数据在进行压缩之前,需要对每一帧中色度信号U、V、亮度信号Y以及同步信号进行分离。通过DSP EM IF接口与FPGA之间的通信,实现了捕获和回放的单片FPGA设计,给出了基于FPGA的视频数据解析方法,同时也给出了DSP EM IF控制器和SDRAM控制器的FPGA实现。工程实践表明,本文的设计减少了DSP中算法软件的复杂度,提高了节点设备处理的速度,且稳定可靠。 相似文献
9.
介绍了一种基于TMS320DM642 DSP的视频压缩系统,该系统采用高性能的AVS视频编码标准,能实现视频图像的实时压缩、显示、存储和回放等功能。主要介绍了该系统的硬件结构原理,然后实现了系统软件的设计,并对AVS视频编码算法进行了优化。 相似文献
10.
本设计基于ARM11芯片(三星S3C6410)开发的电梯嵌入式视频监控系统,该系统的处理器是基于ARM1176JZF-S核设计,内部集成了强大的多媒体处理单元,支持Mpeg4,H.264/H.263等格式的视频文件硬件编解码以及QT人机界面灵活的设计,使该系统管理简单、方便。同时,对那些以往用户只能在本地监控的视频管理系统进行扩展设计,使产品的维保人员能通过因特网保持远程及时便捷地监控与管理。系统能够保存视频录像并方便查询回放,并且可以进行远程监控等功能。本系统采用模块化设计,模块间相互独立,便于系统的调试,拓展升级等。 相似文献