共查询到20条相似文献,搜索用时 15 毫秒
1.
提出了一种基于FPGA+DSP结构的OFDM无线通信实现方法,给出了通信系统的工作原理、结构及软件流程,同时给出了基于FPGA+DSP结构的OFDM系统接收端定时同步和频率同步硬件实现方法。 相似文献
2.
介绍了一种基于DSP+FPGA的高速数据采集系统的设计方案,结合TMS320VC5402定点DSP芯片强大的数据处理能力与FPGA构成线性流水阵列结构.该系统能够以80Mbps采样速度完成大容量数据的获取,从而使系统具有良好的数据采集性能。在数据处理过程中,本方案提出了用硬件电路方法来实现数据的实时无损压缩存储或转发.从而实现多通道高速并行数据采集的设计思路。 相似文献
3.
4.
5.
6.
飞控计算机作为飞行控制系统的核心控制处理单元,其可靠性要求是所有航空电子设备中最高的,用于飞控计算机的每一个元器件都必须经过严格的自测试.随着DSP越来越广泛应用于飞控系统,对于芯片内部FLASH的自测试却往往被忽视,这是飞控系统不能容忍的.针对此问题,文章介绍了一种基于TMSF240芯片的内部FLASH自测试方法. 相似文献
7.
基于FPGA的视频数据解析及回放技术 总被引:1,自引:0,他引:1
本文给出了一种远程视频会议系统节点设备的视频数据捕获及回放的FPGA实现。本地捕获数据在进行压缩之前,需要对每一帧中色度信号U、V、亮度信号Y以及同步信号进行分离。通过DSP EM IF接口与FPGA之间的通信,实现了捕获和回放的单片FPGA设计,给出了基于FPGA的视频数据解析方法,同时也给出了DSP EM IF控制器和SDRAM控制器的FPGA实现。工程实践表明,本文的设计减少了DSP中算法软件的复杂度,提高了节点设备处理的速度,且稳定可靠。 相似文献
8.
数据信号的处理和传输是无线数字通信系统中的重要环节.针对数据信号处理和传输的实时性需求,以Windows平台下采用软件无线电技术设计的数据传输终端设备为例,详细分析了数据信号在实时数据传输中时延性能问题,根据应用软件、DSP嵌入式软件和FPGA设计和实现特点,提出具体、有效的优化措施,包括任务调度机制、线程同步技术、DSP存储算法及FPGA数据采集策略.测试结果和工程实践表明,采取的措施取得了较好的优化效果. 相似文献
9.
10.
在大屏幕信息综合化显示上,显示信息量和LCD像素点的增加要求系统具有很强的数据处理能力。为满足电子全姿态指引仪(EADI)对显示画面实时性的要求,采用了DSP+FPGA主协处理器结构,根据EADI图形轮廓生成与区域填充算法的特点,对应用于硬件平台上的图形处理算法进行了设计与验证。同时针对系统的大数据量数据传输,使用DSP的主机接口(HPI)与FPGA直接连接,由FPGA内部Block RAM实现数据缓冲的方法,实现了大数据的快速传输。 相似文献
11.
12.
针对无人机(UAV)飞控计算机的接口丰富、浮点运算效率高、可靠性高等要求,设计了一种基于双TMS320F28335(简称DSP28335)架构设计的无人机飞控计算机,一核专用于导航信息的解算和传感器信息的综合处理,另一核专用于控制律解算和机载任务管理。借助此双CPU架构,实现了飞控计算机强大的运算与信息处理能力,以及丰富的片上资源,并且电路结构简化,CPU降额使用,系统可靠性高。该双核飞控计算机被成功应用于某微型测姿系统的组合导航信息采集处理及Kalman滤波算法的姿态漂移校正。 相似文献
13.
针对SCA系统核心框架不能管理DSP和FPGA上软硬件资源的问题,提出一种基于代理的SCA异构平台系统波形部署方案;在GPP上实现了DSP和FPGA代理设备和代理组件,使核心框架可以管理波形组件加卸载和控制波形组件基础应用接口,解决了DSP和FPGA软件不能接入SCA系统的问题。 相似文献
14.
基于CostarⅡ的异构多核DSP设计与实现 总被引:1,自引:1,他引:0
基于CostarⅡ DSP内核设计并实现了一种高性能的嵌入式异构多核DSP.该设计集成了四个DSP内核和一个RISC处理器内核;每个内核均拥有自己的私有存储器;所有内核共享具有多体并行存储结构的数据存储器;四个DSP内核使用可配置的共享程序存储器;各内核之间拥有邮箱、信号量及中断等多种同步与通信机制.为了验证该设计,在该系统上测试了JPEG解码算法,并通过了FPGA验证.测试结果表明,该设计具有编程模式简洁,易于提高任务执行的并行度的优点. 相似文献
15.
为了数据采集处理设备小型化、智能化和一体化,完成大量数据的采集和实时处理,并通过特殊算法完成复杂运算的目的,本文杓建了一种基于DSP+FPGA的信号处理平台。该平台采用FPGA来实现FFT运算,利用DSP来完成频域信号的分析和处理以及与上位机的通信,应用CPLD来完成整个系统时序控制。该平台主要特点是硬件电路器件具有实时快速的执行速度,并使用了低功耗、低成本的DSP芯片。 相似文献
16.
17.
18.
19.
基于DSP的FPGA配置方法研究与实现 总被引:2,自引:0,他引:2
在数字电路中,FPGA+DSP的系统结构应用日益广泛。为了减小此种结构的体积和降低成本,对FPGA采用了被动并行的配置方式。上电后,DSP首先完成自身程序的加载,之后充当配置FPGA的主处理器,从FLASH芯片中读取FPGA程序,按照配置时序完成FPGA的程序加载。在硬件设计上,创新性地采用了DSP,FPGA,FLASH共用数据总线的方式,当DSP从FLASH芯片中读取FPGA程序时,FPGA可以直接抓取出现在总线上数据来完成加载。实践证明,此种配置方法结构简洁,工作稳定,在一定程度上实现了小型化和低成本。 相似文献
20.
为了满足对开关电源实时测量的应用需求,设计了一种基于FPGA和DSP的多路同步实时数据采集系统,该系统利用可编程逻辑器件FPGA将多个功能模块连接在一起,完成了对A/D转换芯片及双口等模块的控制,同时利用DSP进行高速数据运算和处理;文中给出了系统硬件原理框图,并结合系统的设计方案对其中的主要功能模块进行了阐述;该多路同步数据采集系统具有实时性强、集成度高、扩展性灵活等特点。 相似文献