共查询到20条相似文献,搜索用时 109 毫秒
1.
根据直接序列扩频系统相关解扩中的匹配滤波器的特点,提出了一种结构简单、基于FPGA实现匹配滤波器的方法,阐述了设计要点和关键部分的实现。 相似文献
2.
本文根据短波信道的特点,设计了一种短波低速数据MODEM,提供了设计参数,实现方案.同时分析了系统的抗干扰性能.着重讨论了应用扩频技术的短波MODEM所需要解决的关键技术.理论和模拟试验表明,这种方案是可行的,并且具有比较好的性能,在数据通信中有应用前景. 相似文献
3.
直接序列扩频系统与常规的二进制系统相比具有抗干扰能力强、信号隐蔽等特点.在对直接序列扩频系统进行理论分析的基础上,设计了基于SystemView的系统通信模型,并在仿真结果的基础上分析直接序列扩频系统的性能,进一步证实了理论分析的正确性,对实际系统的分析与设计起到了一定的借鉴作用. 相似文献
4.
论文提出了在直接序列扩频系统中将并行捕获和串行捕获相结合的伪随机序列捕获方案,介绍了该方案的实现,分析了该方案的性能,得出了采用该方案的平均捕获时间及其上限。 相似文献
5.
针对长码直接序列扩频信号的扩频码及信息序列盲估计问题,提出基于重叠分段MCMC-UKF的扩频码及信息序列联合估计算法。在贝叶斯框架模型下,结合重叠分段的思想,利用UKF算法求解非线性模型,估计各参数后验概率的均值和方差,通过MCMC方法迭代抽样得到各分段扩频序列,进行序列拼接以完成对扩频序列及信息序列的估计。仿真结果表明,该算法能适应较低的信噪比环境,且不受扩频序列类型的限制。 相似文献
6.
7.
脉冲干扰直接序列扩频系统性能分析 总被引:4,自引:0,他引:4
研究通信系统中,直接序列扩频通信具有隐蔽性、抗干扰能力强的特点,但对各种大功率窄带干扰却无能为力。在工程实践中发现脉冲干扰能够对直扩信号产生一定的干扰效果,为了了解脉冲信号的对直扩信号的干扰能力,在研究直扩系统的工作原理的基础上,分析了脉冲信号的重复频率、脉冲宽度和直扩系统重复编码对误码率影响,并建立了仿真模型。仿真结果显示,脉冲信号在一定条件下能够对直扩信号产生有效的干扰,使直扩信号的通信性能迅速恶化,值得在工程中推广应用。 相似文献
8.
9.
介绍了高增益扩频芯片SX043的特点、主要性能及用法,并以SX043为核心,设计实现了高增益扩频Modem。 相似文献
10.
基于直接序列扩频码的图像空间域水印技术 总被引:12,自引:0,他引:12
提出了一种基于直接序列扩频码的图像空间域水印方案.在建立数字图像水印的通信模型的基础上,通过生成原图的视觉掩模以充分保证图像的逼真度,在数字图像相应的空间域嵌入扩频码调制水印,同时利用纠错编码技术来进一步增强水印的抗干扰性能.水印的检测通过计算像差图像和原扩频码的相关性来实现.实验表明,该方案提高了数字水印的稳健性和隐蔽性,具有较好的主观效果. 相似文献
11.
本文给出了通过FPCA访问CF卡的方法,同时给出了用Verilog HDL语言访问CF卡的源程序和利用双RAM访问CF卡的程序编写技巧. 相似文献
12.
基于FPGA的静态实时光谱采集与处理系统 总被引:1,自引:0,他引:1
为了实时获取静态迈克尔逊干涉仪得到的光谱信息,设计了基于FPGA的实时光谱采集分析系统。在Xilinx FPGA芯片上实现了干涉条纹到光谱数据的实时处理。在算法处理过程中,实现了干涉条纹滤波去噪、快速傅里叶变换、相位标定、光谱数据传输等模块化功能。实验结果显示,系统可以高速采集并实时处理光谱数据。 相似文献
13.
为了降低1553B 节点的成本和提高应用开发的灵活性,设计并实现一种基于现场可编辑逻辑器件(FPGA)的1553B总线的远程终端系统。首先根据1553B总线协议和远程终端在整个总线中的功能进行了模块的划分,然后用Verilog HDL硬件描述语言对各个功能模块进行了实现,并使用Modelsim-altera 软件对各个模块的功能进行了仿真。最后通过quartus 13.0生成下载文件,下载至板卡上进行测试,结果显示1553B总线远程终端满足项目要求的各项性能指标。 相似文献
14.
15.
16.
基于FPGA的逻辑分析仪的设计 总被引:7,自引:2,他引:5
介绍了一种用FPGA构成的信号处理装置,该装置和计算机结合使用可以实现数字和模拟混合信号的逻辑分析。文章给出了该装置的设计方案和具体实现方法。这种方法将FPGA的特点与PC的特点结合在一起,具有一定的实用性。实践证明这种方案性能在中低速系统应用中优于普通示波器,且其性价比优于普通逻辑分析仪。该装置可以作为逻辑分析仪使用。 相似文献
17.
基于FPGA的大规模查找表设计与实现 总被引:1,自引:0,他引:1
本文介绍了一种用FPGA控制外部存储器来实现查找表的方法,结合其工作原理和硬件平台,重点介绍其软件设计过程,并对其中的难点———FPGA对FLASH编程问题进行了详细的阐述。 相似文献
18.
介绍了一种基于FPGA的RISC的设计方法。该方法以Altera公司的Quartus Ⅱ为开发平台,通过编写Verilog HDL语言完成所有模块的RTL模型的建立,并通过功能时序仿真对RISC的功能进行了验证。该方法充分发挥了Quartus Ⅱ软件的功能,验证了FPGA设计RISC的可行性。 相似文献
19.
结合3D-TOF(Time of flight)图像传感器的特点与应用背景,以德国PMD Tec的一种TOF芯片-PMD PhotoICs?19K-S3为例阐述TOF传感器的工作原理并分析其驱动时序。以Xilinx公司的FPGA为开发平台,用Verilog完成驱动时序的设计并进行仿真。经过验证,上位机能够正确显示出传感器采集到的深度(Depth)数据。 相似文献