首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 156 毫秒
1.
本文描述TI的客户在不用LVDS(低压差分信号传输)驱动器时,如何采用LVDS接收器并与其他驱动器配合解决一些简单的问题。问团1:“我不想把SVPECL放在我的系统中。”这个客户正在设计一个电池供电的33VDC子系统。不幸的是,他不得不从一个SVDC的差分PECL(带偏置的发射极偶合逻辑)驱动器那里接收数据信号。但是,他不希望他的子系统里有SVDC电压。同时,这个客户也正在寻找减小系统功耗和延长电池寿命的方法。这个系统采用8个负载的多点联结结构。他的解决方案出奇地简单。他把22Ofi的电阻并联在差分PECL的输入电路里,并…  相似文献   

2.
詹金晶 《电子世界》2014,(19):149-149
设计了一种应用于水下拖体与母船之间通信的数字光端机,包括3路模拟通道和1路数字通道。光端机发送端对模拟信号进行A/D转换,对数字信号进行TTL电平转换,然后通过调制、编码及PECL电平转换由光发射模块发送到光纤上进行传输。接收端的光接收模块将光纤传输的光信号转换为电信号,进行PECL电平转换、解码、解调及D/A转换后对信号进行还原。  相似文献   

3.
一种数字CCD相机输出信号长线传输方法   总被引:3,自引:0,他引:3  
提出了一种现场实用的数字CCD相机输出信号长线传输系统的实现方法.利用低压差分信号(LVDS)的特点,将CCD输出的Channel Link的标准信号转换为TTL电平,经FPGA滤波、缓冲之后再转换为LVDS进行相对较长距离的传输,避免了CCD相机输出信号直接较长距离传输过程中外界随机信号引起的干扰.  相似文献   

4.
研究FC协议的分段与重组机制,分析LVDS图像的传输特点,结合FC各层实现要求,提出FC与LVDS转换接口架构,详细论述了基于FC的LVDS图像数据封装和处理流程,对构建LVDS图像传输系统进行验证,为LVDS图像在光纤通道中的实时传输提供了解决方案.  相似文献   

5.
集成电路     
德州仪器LVDS与LVPECL中继器/转换器德州仪器(TI)推出一款4Gbps低电压差分信号(LVDS)与低电压伪发射极耦合逻辑(LVPECL)中继器与转换器SN65LVDS20与SN65LVP20。据称这些器件的总体抖动低至45ps,可确保各种通信应用中信号与时钟的完整性,这些应用包括高速网络路由、无线基站以及622MHz局端时钟分配。此外,这些产品还可在一系列消费类应用中作为转换器使用。SN65LVDS20与SN65LVP20均可作为中继器来连接高速差动接收机与驱动器。据称该接收机能够接受速率高达4Gbps的低电压PECL信号,然后将其通过中继转换成LVDS(LVDS20…  相似文献   

6.
为了提高现代武器系统在恶劣电磁环境中的通信和信息交换能力,充分利用激光的天然保密性,减少对无线电频率资源的占用,对无线激光通信系统中的光发射模块进行了设计。在信标光发射模块的设计中采用驱动电路与温度控制电路分离的设计方案;在信号光发射模块中采用掺银铒光纤放大器(EDFA)作为功率放大器的设计方案,并采用DS90LV001芯片完成PECL信号与LVDS信号转换。试验结果表明,信标光的最高输出功率为1.53 W,最高频率大于10 kHz;信号光的输出功率大于19.8 dBm,误码率低于10-7,消光比为10.2 dBm,完全满足设计需求。  相似文献   

7.
图像采集系统中LVDS信号交流耦合传输设计   总被引:1,自引:0,他引:1  
马建国  张禹  刘纪洲 《激光与红外》2016,46(11):1404-1407
在光电平台系统中,图像采集设备与系统之间的数字图像传输采用LVDS接口。但由于光电信号微弱、抗干扰能力差,采用传统的LVDS直流耦合传输时图像采集设备容易受到光电系统干扰,成像效果远远不如单机调试。为解决这一问题,本文设计了一种LVDS信号交流耦合传输技术,极大提高了图像采集设备的抗干扰能力。  相似文献   

8.
LVDS接口LED显示屏数据处理系统设计   总被引:2,自引:2,他引:0  
低压差分信号传输(LVDS)技术具有高速、低功耗的特点,已成为宽带高速系统设计的接口标准之一.LVDS技术的应用也为LED显示屏视频接口方案提供了新的选择.LED显示屏可采用LVDS接收器接收来自单板电脑的LVDS视频数据并转换电平.介绍了LVDS接收器SN75LVDS86的结构和原理及与FPGA的连接方式.根据LED显示屏视频显示原理得出对接收到的每点18 bit数据应转换后按颜色、灰度位平面存储于SDRAM中.视频显示是通过FPGA定时从外部SDRAM读取1帧数据再按扫描行、颜色、灰度位平面移位输出到LED显示屏来实现的.作为整个系统核心处理部件的FPGA,采用流水线方式工作实现了LVDS数据接收过程和视频显示过程的并行运行.此外,视频显示过程内部也采用流水线方式工作.分析了该流水线结构相关、数据相关和瓶颈流水段产生原因并给出了可行的解决方案.  相似文献   

9.
若采用没有信号调节功能的LVDS芯片与设有驱动器预加重功能和接收器均衡功能的LVDS集成电路构成系统传输数据,电缆的长度便可最多到数百米。但这些系统想要进行数十公里长距离的数据传送,便应将LVDS信号经过光模块转成光信号来传输,并将之与LVDS系统一起搭配使用。采用DS92LV1023和DS92LV1224型号的LVDS芯片与驱动芯片CLC006和CLC014相互配合构成LVDS系统,再与光模块构成一个大系统便能够传输数十公里的距离。该系统已投入使用,其性能可靠、稳定、支持。  相似文献   

10.
高速接口通常采用差分信号实现,LVDS接口可以满足高速信号传输,对具备LVDS接口芯片的测试方法与单端信号的测试有较大差别。描述了如何使用UltraFlex测试系统进行LVDS接口芯片的测试方法,包括通道分配、测试接口板设计和相关测试设置等内容。此方案已经应用于800 Mbps多路LVDS输入和输出接口的测试。  相似文献   

11.
LVDS(低压差分信号)测试技术研究   总被引:3,自引:0,他引:3  
LVDS信号是一种高速串行总线标准,主要应用在视频信号传输等领域。LVDS器件应用越来越广泛,其测试技术面临越多挑战。文章首先介绍了LVDS信号的特点,从信号完整性方面介绍了LVDS在设计时需要注意的问题,并讨论了LVDS器件测试中涉及到的抖动、眼图、误码率等主要问题。同时介绍了如何将大规模自动测试系统(UltraFL...  相似文献   

12.
张国栋  李楠  刘凯 《电子工程师》2007,33(12):18-21
随着高速数据传输发展的需求,在高速IC之间的时钟路径变得越来越关键,成为影响系统性能、功耗及噪声的关键因素。PECL(正电压射极耦合逻辑)信号作为一种适合高速逻辑互联的电平标准,越来越多地应用在高速A/D转换器的时钟设计中。介绍了一种交流耦合形式的PECL高速时钟设计方法。在时钟的端接设计中,采用串联终端匹配和并联终端匹配改善信号完整性,并利用HyperLynx软件进行仿真,取得了良好的效果,对于实际电路设计有良好的指导作用。  相似文献   

13.
在总线的应用分析的基础上,针对高速并行LVDS总线进行了仿真分析。首先建立了高速并行LVDS总线传输模型,对比了总线上各接收位置上信号的时域波形;然后进一步分析了各接收端抖动的变化情况,并深入讨论了造成抖动增大的主要原因和改进总线设计的方法,该结论对高速并行LVDS总线的设计提供了有效的预估和指导。  相似文献   

14.
目前LVDS(低电压差分信号)传输模式在高速数字传输领域得到了广泛应用。介绍了一种用于传输高速LVDS的对称电缆的研制,通过合理的结构及材料设计和有效的工艺措施,降低了电缆的衰减,使电缆可在2Gb/s的传输速率下进行数据传输。该电缆具有外径小、重量轻、耐高温等特点,尤其适用于航空航天领域。  相似文献   

15.
低压差分信号传输(LVDS)是一种重要的信号传输技术。本文设计了一种集成开关双电流源的结构的LVDS驱动电路,能工作在低电源电压的条件下,并实现了预加重功能以提高其抗干扰能力。  相似文献   

16.
陈一新 《电子测试》2009,(4):73-76,85
针对恶劣环境下测试FPGA工作性能的需要,本文提出了一种基于USB接口和LVDS传输的FPGA远程测试系统的设计方案,它以Cypress公司的CY7C68013单片机作为USB接口,采用TI公司的SN65LVDS3x传输芯片作为LVDS远程接口,能够对被测FPGA进行远程在线配置,并分别使用Jungo WinDriver和Borland Delphi设计了与之配套的设备驱动程序和数据采集程序。实验结果表明,整个测试系统具有结构简单、界面友好、性能稳定、传输距离远等优点,为测试FPGA在特殊环境下的工作性能提供了一种有效的实验手段。  相似文献   

17.
介绍了LVDS系统链路结构及数据传输原理,分析了LVDS标准对接收器电路的需求,文中基于65 nm 数字CMOS工艺设计,实现了一种高速低功耗LVDS接收器电路。仿真结果表明,在2.5 V电源电压工作下,该LVDS接收器具有2 Gbit·s-1的数据传输速率,平均功耗为3 mW。  相似文献   

18.
CPCI总线为不同应用的高速数字系统提供了一个通用、开放的平台,它充分发挥了PCI总线的高性能、低成本、通用操作系统等特点,而LVDS接口技术无疑也将成为解决高速数字系统数据传输的首选方案.提出了一种基于FPGA实现CPCI总线接口与LVDS接口的新方法,CPCI总线与自定义LVDS接口相结合,在不降低系统通用性的前提下,提高了系统实时并行处理能力.由于所有接口均由FPGA来实现,因此提高了系统的可重构性.  相似文献   

19.
CPCI总线为不同应用的高速数字系统提供了一个通用、开放的平台,它充分发挥了PCI总线的高性能、低成本、通用操作系统等特点,而LVDS接口技术无疑也将成为解决高速数字系统数据传输的首选方案。提出了一种基于FPGA实现CPCI总线接口与LVDS接口的新方法,CPCI总线与自定义LVDS接口相结合,在不降低系统通用性的前提下,提高了系统实时并行处理能力。由于所有接口均由FPGA来实现,因此提高了系统的可重构性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号