首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
2.
李向超 《微电子学》2021,51(6):838-841
基于0.18μm CMOS工艺,设计了一种锁定频率范围在1.8~2.4 GHz的电荷泵锁相环.采用高性能的鉴频鉴相器、电荷泵以及三阶Σ-△调制器,减小了输出时钟的参考杂散.在Σ-△调制器中引入线性反馈移位寄存器(LFSR),生成伪随机序列,进一步降低了小数杂散.仿真结果表明,在0.3~1.5 V输出电压范围内,锁相环的...  相似文献   

3.
本文介绍了一种小数分频环的原理,并对100~200MHz,参考频率为100kHz、分辨率为100Hz的小数环进行了实验,证明了此方法的可行性.  相似文献   

4.
本文设计了一种杂散抑制方案,能较好地解决宽频段、快速换频应用中频合杂散的问题。小数分频锁相环(小数环,小数PLL)是宽频段频率合成器的主流解决方案。小数分频锁相环应用的主要问题是小数杂散问题,通过环路滤波器改善杂散会增加环路锁定时间,并且效果有限。  相似文献   

5.
介绍了一种基于小数分频锁相技术的X波段频率合成器的设计方法。该频率合成器采用了内部集成VCO的锁相芯片进行电路设计,可在8.45~9.55 GHz频率范围内实现任意步进点频输出,并可实现大带宽线性调频信号输出,具有低相位噪声、大带宽、高集成度、小体积、低功耗和低成本等优点。最后给出了频率合成器的测试结果,包括信号的频谱测试图、跳频时间测试曲线和相位噪声测试曲线等。  相似文献   

6.
在此介绍了小数分频锁相频率合成器的相关理论。设计一个带宽为580 MHz、杂散抑制度≤-60 d Bc、相位噪声≤-85 d Bc/Hz@10 k Hz的C频段宽带低杂散频率合成器。利用双环锁相频率合成技术和小数分频锁相技术,实现了宽带、低杂散的锁相频率合成器的设计。最后经过测试近端杂散指标≤-60 d Bc,远端杂散指标≤-70 d Bc,偏移10 k Hz的相位噪声为-89.95 d Bc/Hz,技术指标都优于设计要求。  相似文献   

7.
8.
本文设计并实现了一个三阶的级联型调制电路用于实现5.8GHz小数分频锁相环。调制电路通过字长15bit的累加器作为基本单元,利用三级累加器的溢出值组成锁相环分频器的控制字序列。仿真结果表明,调制电路能够按照设计要求输出正确的分频序列,在分频比区间[0.1,0.95]内平均误差仅为0.4%。0.18μm CMOS工艺下,基于该调制电路实现的5.8GHz锁相环芯片能够准确锁定目标频点,相噪声性能为-109dBc/Hz。  相似文献   

9.
小数分频技术在通信领域中的应用   总被引:1,自引:0,他引:1  
周晔 《电信快报》1999,(8):27-30
介绍了锁相环中两种小数分频技术方案。这些技术可以用在多种频段空间内的合成器中,并可使相位噪声降低。  相似文献   

10.
小数频率合成技术是实现高分辨率低噪声频率合成器的重要技术手段之一。在分析研究小数频率合成的基本原理及其杂散抑制技术方法上,基于通用灵活的设计思想,采用FPGA集成技术设计了一种基于-Δ调制技术的高性能小数分频器,利用该分频器实现的频率合成器,频率范围800~1 200 MHz,频率分辨率达到nHz量级,偏离主频10 kHz处单边带相位噪声优于-105 dBc/Hz,应用于某高纯微波合成信号发生器中,获得了令人满意的效果。  相似文献   

11.
本文介绍了小数分频频率合成器的特点,并使用CX72300设计了一种小数分频频率合成器,所设计的频率合成器指标为:工作频率范围950~1450MHz,500MHz内杂散优于-50dBc,相位噪声优于-90dBc/Hz(偏10kHz),频率步进在50Hz以下。  相似文献   

12.
基于FPGA的小数频率合成器   总被引:4,自引:1,他引:3  
文章介绍了采用∑△调制技术的小数频率合成器.为了提高分频信号的质量和减少小数分频器的小数杂散,采用了三阶单环∑△调制技术.本文还提出了采用这种原理的具体电路实现方式.  相似文献   

13.
本文分析了小数分频频率合成器中存在的相位杂散的问题,以及解决问题的ΔΣ调制技术。通过采用CX72301芯片的硬件电路在接近GHz量级的频率上实现了使用ΔΣ调制技术的频率合成器,获得了良好的相噪性能指标及几个μs的转换时间。  相似文献   

14.
小数分频--一种降低手机功耗的新措施   总被引:3,自引:0,他引:3  
曾聪文 《移动通信》2000,24(1):37-39
本文首先分析了影响手机功耗的主要因素和频率合成器对功耗的影响, 指出, 频率合成器的换频速度越快, 则RF块的功耗越低。然后, 介绍了小数分频频率合成器的工作原理及其降低功耗的方法。最后介绍了一种实用的小数分频频率合成器的特点、电路构成和应用实例。  相似文献   

15.
介绍了双环锁相的基本原理,分析了传统的频率合成方法,提出了一种改进型双环锁相频率合成器的设计方案,采用低相噪、低杂散的小数分频锁相技术,并通过优化电路结构设计,实现了比传统双环锁相频率合成器更优的性能。该设计方案简单实用,已在实际工程中得到了应用,具有一定的推广价值。  相似文献   

16.
一种有效的DDS低杂散设计方法   总被引:12,自引:0,他引:12  
李琳  王松  张尔扬 《通信学报》2000,21(10):81-85
本文介绍的相位扰动法,通过加入适当的扰动信号来拓乱误差序列的周期性,把由误差序列周期性引起的有规律的杂散分量变为幅度较低的随机相位噪声,从而使输出的杂散信号与有用信号的电平之比降低,最终达到改善DDS输出频谱特性的目的。本文对该方法做了严密的分析并用仿真手段验证了理论分析结果。  相似文献   

17.
李彦舟 《移动通信》1989,2(6):44-48
本文提出一种新的快速换频的小数分频频率合成器,它通过引入一种新的脉冲频率鉴频器和采用小数分频技术,使得这种频率合成器具有换频速度決,不需附加补偿电路等优点。文章给出了这种合成器的框图,分析了它的性能,并列出了部分实验结果。  相似文献   

18.
基于△∑调制技术的小数分频合成器的设计和实现   总被引:1,自引:0,他引:1  
本文分析了小数分频频率合成器中存在的相位杂散的问题,以及解决问题的△∑调制技术.通过采用CX72301芯片的硬件电路在接近GHz量级的频率上实现了使用△∑调制技术的频率合成器,获得了良好的相噪性能指标及几个μs的转换时间.  相似文献   

19.
高杰 《电子设计工程》2014,(13):187-190
为了简化宽带小步进频率综舍器的设计方案和降低成本,提出了小数分频PLL的解决方案;分析了小数分频模式下杂散的来源;通过改变小数分频参考频率方法解决整数边界点杂散;给出了小数分频频率解析度的计算方法和环境温度变化时的数字锁定指示窗口的设置方法。实际应用表明该方案能够满足设计要求,具有低相位噪声、低成本、宽带宽的特点。  相似文献   

20.
本文对小数锁相环的实现机理进行了简要的概述,根据其实现机理分析了一阶、二阶、三阶小数杂散出现的位置,并推广到多阶.随后根据小数杂散出现的位置以及鉴相器电荷泵的工作机理给出三种优化小数杂散的方法.应用该方法设计了一款小数锁相环产品,鉴相频率为10MHz,锁定频率为12.076GHz,小数杂散抑制可以达到-60dBc以下.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号