共查询到17条相似文献,搜索用时 62 毫秒
1.
2.
随着MOSFET尺寸的不断减小,栅漏电流对器件特性的影响日益明显.栅漏电流噪声一方面影响器件性能,另一方面可用于栅介质质量表征,因此对其研究备受关注.由于栅介质噪声研究具有重要意义,文献中已经建立起各种各样的噪声模型,文中对其进行了归纳整理.在此基础上分析了各种模型的特性和局限性,进而探讨了其应用范围. 相似文献
3.
4.
5.
6.
7.
8.
9.
10.
11.
随着器件尺寸的迅速减小 ,直接隧穿电流将代替 FN电流而成为影响器件可靠性的主要因素 .根据比例差值算符理论和弛豫谱技术 ,针对直接隧穿应力下超薄栅 MOS结构提出了一种新的弛豫谱——恒压应力下的直接隧穿弛豫谱 (DTRS) .该弛豫谱保持了原有弛豫谱技术直接、快速和方便的优点 ,能够分离和表征超薄栅 MOS结构不同氧化层陷阱 ,提取氧化层陷阱的产生 /俘获截面、陷阱密度等陷阱参数 .直接隧穿弛豫谱主要用于研究直接隧穿注入的情况下超薄栅 MOS结构中陷阱的产生和复合 ,为超薄栅 MOS结构的可靠性研究提供了一强有力工具 . 相似文献
12.
对纳米MOSFET关断态的栅电流、漏电流和衬底电流进行了模拟,指出边缘直接隧穿电流(IEDT)远远大于传统的栅诱导泄漏电流(IGIDL)、亚阈区泄漏电流(ISUB)及带间隧穿电流(IBTBT)。对50 nm和90 nm MOSFET器件的Id-Vg特性进行了比较,发现在高Vdd下,关态泄漏电流(Ioff)随IEDT的增加而不断增大,并且器件尺寸越小,Ioff越大。高k栅介质能够减小IEDT,进而减小了Ioff,其中HfSiON、HfLaO可以使边缘隧穿电流减小2~5个数量级且边缘诱导的势垒降低(FIBL)效应很小。但当栅介质的k>25以后,由于FIBL效应,关态泄漏电流反而增大。 相似文献
13.
FN应力下超薄栅N-MOSFET失效的统计特征及寿命预测 总被引:2,自引:1,他引:2
通过对不同氧化层厚度的 N- MOSFET在各种条件下加速寿命实验的研究 ,发现栅电压漂移符合 Weibull分布 . Weibull分布统计分析表明 ,5 .0、 7.0和 9.0 nm器件在 2 7和 10 5℃下本征失效的形状因子相同 ,即本征失效的失效机制在高低温度下相同 .非本征失效的比例随温度升高而增大 .在此基础上得出平均寿命 (t50 )与加速电场E成指数关系 ,进而提出了器件的寿命预测方法 .此方法可预测超薄栅 N- MOSFET在 FN应力下的寿命 相似文献
14.
采用自洽解方法求解一维薛定谔方程和二维泊松方程,得到电子的量子化能级和相应的浓度分布,利用MWKB方法计算电子隧穿几率,从而得到不同栅偏置下超薄栅介质MOSFET的直接隧穿电流模型。一维模拟结果与实验数据十分吻合,表明了模型的准确性和实用性。二维模拟结果表明,低栅压下,沟道边缘隧穿电流远大于沟道中心隧穿电流,沟道各处的隧穿电流均大于一维模拟结果;高栅压下,隧穿电流在沟道的分布趋于一致,且逼近一维模拟结果。 相似文献
15.
利用非平衡格林函数法处理开放边界条件的薛定谔方程,与泊松方程自洽求解,在实空间实现了对纳米量级双栅MOS器件的二维量子模拟。与模空间法的仿真效率及模拟结果进行了比较,对栅极漏电流受栅介质、栅与源漏交叠、栅氧层厚度的影响进行了研究。 相似文献
16.
本文介绍一种采用载流子总量方法分析SOI MOSFET器件特性及热载流子效应的数值模型。使用专用模拟程序LADES7联解器件内部二维泊松方程、电子和空穴的连续性方案。LADES7可用于设计和预测不同工艺条件、几何结构对器件性能的影响。该模型直接将端点电流、端点电压与内部载流子的输运过程联系在一起,可准确地模拟SOI MOSFET器件的特性并给出清晰的内部物理图象。本文给出了LADES7软件模拟的部 相似文献
17.
随着MOS器件尺寸按比例缩小到亚100 nm时代,栅绝缘层直接隧穿(Direct Tunnel-ing,DT)电流逐渐增大.使用Si3N4材料作为栅介质,利用其介电常数高于SiO2的特性,可以在一定时期内有效地解决隧穿电流的问题.文章在二维器件模拟软件PISCES-II中首次添加了模拟高k材料MOS晶体管的器件模型,并对SiO2和Si3N4栅MOS晶体管的器件特性进行了模拟比较. 相似文献