首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 171 毫秒
1.
大多数微处理器系统中都有一个中断系统及优先级逻辑。在NIOSⅡ系统中也包含这些功能。NIOSⅡ系统利用硬件抽象层系统库的应用程序接口函数创建中断服务子程序和管理寄存器窗口。该文主要分析了基于NIOSⅡ的中断处理技术,并提供了导航解算芯片数据传输的解决方案,选择以FPGA作为导航解算芯片,结合配置芯片和接口芯片构建硬件系统,在NIOSⅡ集成开发环境下开发应用程序,利用中断处理技术实现数据传输,并且满足数据信息传输和处理的精度和可靠性要求。  相似文献   

2.
该文介绍了串口通信标准,提出了基于NIOS II嵌入式软核处理器的串口通信设计方案,重点研究基于NIOS II的串口电路的硬件设计过程,阐述了在NIOS II集成开发环境下串口通信的软件实现过程。基于NIOS II的串口通信可应用于导航解算系统,实现导航解算芯片的数据库加载。  相似文献   

3.
该文介绍了串口通信标准,提出了基于NIOSⅡ嵌入式软核处理器的串口通信设计方案,重点研究基于NIOSⅡ的串口电路的硬件设计过程,阐述了在NIOSⅡ集成开发环境下串口通信的软件实现过程.基于NIOSⅡ的串口通信可应用于导航解算系统,实现导航解算芯片的数据库加载.  相似文献   

4.
一种基于nRF905的无线数据采集系统设计   总被引:1,自引:0,他引:1  
该文分析了研究开发具有无线数据采集系统的重要意义;利用ARM芯片强大的处理能力和极低的功耗来优化系统设计,提高处理速度;设计了无线数据传输过程中的数据包格式;提出了无线数据采集系统的硬件设计、射频模块设计与制作中的一些方法;给出了nRF905芯片发送数据与接收数据的处理流程.利用ARM9 S3C2410和nRF905构建的无线数据采集系统特别适用于低功耗的无线数据采集与传输系统.  相似文献   

5.
设计了一种基于NIOS II 软核处理器为系统控制核心, 以高速线阵CCD 为图像采集器件、以SDRAM 存储器为图像缓冲存储器的高速图像采集系统。采用数字技术实现了图像信号处理与数据采集、CCD 降噪的算法 以及对图像缓冲存储器的控制。采用EDA 仿真及综合工具, 对所设计的电路进行了仿真、编程和硬件调试。设计 实现了一种高速图像采集装置, 并且简化了系统的硬件结构, 提高了装置的实时性。  相似文献   

6.
针对传统测控数据传输系统中存在的通信速率低、平台兼容性差、数据预处理操作复杂等问题,提出了数据传输系统双工作模式的固件设计方案,虚拟磁盘技术和移动存储设备技术分别允许数据传输系统在不同时刻处于设备工作模式和主机操作模式.如果上位机外部连接到数据传输系统时,系统将虚拟化为磁盘,如果数据传输系统外部连接到通用串行总线移动存储设备时,系统将虚拟化为FAT32文件系统.基于codeWarrior开发平台并利用嵌入式编程语言,实现了系统中芯片CH378的通讯控制与中断处理,以及通用串行总线通讯协议和FAT32文件协议等固件的设计.结合系统其他部件进行试验验证,结果表明:系统处于设备工作模式时通信速率达1.11 MB/s,外部通用串行总线存储传输速率达519.19 KB/s,且传输速率稳定,误码率低.  相似文献   

7.
讨论了一种基于USB 2.0的便携式主从结构模态测试系统的软硬件设计方案.首先介绍系统硬件设计部分,重点介绍利用Cypress公司FX2系列的CY7C68013芯片进行USB 2.0高速数据传输的方法和系统设计.软件部分主要由固件设计、驱动程序设计和应用程序设计3部分组成.事实证明,该系统完全满足设计和使用要求.  相似文献   

8.
通过对CPLD芯片XC95144XL硬件编程,将复杂单片机系统的所有外部中断信号进行相关逻辑处理后来触发单片机中断,同时CPLD的硬件逻辑可以实现中断源的查询,解决了中断源扩展的问题。  相似文献   

9.
为了提高电能质量监测的精度和速度,设计了以FPGA为处理控制核心的监测装置.硬件部分主要包括信号采集单元、通信单元、电源单元等.软件方面,在FPGA上定制了NIOS II的嵌入式核心,优化了数据并行处理流程,在FPGA芯片内构建锁相倍频模块和FFT谐波分析算法模块,实现了对电能质量数据的同步采样和分析.测试表明,装置具有响应速度快、测量精度高和实时性能好的特点,符合国家关于电能质量监测的标准.  相似文献   

10.
详细阐述了基于FPGA的RF无线通信技术的原理及硬件设计.从系统的角度提出RF无线通信的完整设计方案,给出了基于Cyclone II芯片的Nios II的RF无线通信模块框图.实验结果表明,采用ALTERA的Cyclone II芯片设计实现RF无线通信具有明显优势.  相似文献   

11.
随着CPU性能的大幅提升,嵌入式系统的设计已经进入了更广泛的领域。在单一芯片上采用更合理的设计工艺、集成更多逻辑功能的SOC(片上系统)设计方式,已经成为了一个技术发展的趋势。其中SOPC(片上可编程系统)因为它的软件可编程的特性,更为许多嵌入式系统开发人员所青睐。本文介绍了一套基于ALTERA公司的NIOSII嵌入式CPU开发的GPRS商品信息查询系统。该系统根据SOPC的设计思想,采用ALTERA公司的NIOSII软核处理器、Telit公司的GSM模块、Atmel公司的射频基站芯片集成设计实现了GPRS无线数据通信、非接触式IC卡读写、商品信息查询显示等功能。论文从硬件设计与软件设计两个方面介绍了系统的开发流程。  相似文献   

12.
介绍了一种基于SOPC技术的灰度系数测量系统的基本原理和设计方案;给出了该系统的硬件设计结构和软件算法;同时给出了Nios Ⅱ软核处理器的应用方法以及基于SOPC的软硬件协同设计方法。实践证明,该系统是一种高效、可靠、实时的嵌入式灰度系数测量解决方案。  相似文献   

13.
采用一种基于FPGA的小型惯性导航系统设计方案,分别介绍了系统中导航传感器的选择及系统的结构,设计了基于FPGA的导航计算机,并利用A ltera公司的NIOSⅡ处理器为核心,完成数据采集和处理的功能。通过对硬件结构的描述分析了系统中各个电路模块的功能,给出了各个模块的实现方案,并制作了采用该设计的小型惯导系统。针对M IMU中确定性的系统误差较大的问题,采用一种安装误差角与标度因数解耦的微惯性测量单元精确标定方法,对陀螺仪和加速计进行确定性误差项的补偿处理。通过实验测试,对比原理样机的实测数据与补偿后结果,验证了该惯导系统的可靠性以及补偿方案的可行性.  相似文献   

14.
本文描述了基于Web的适性化学习系统模型。该系统由四部分组成:领域模型,学生模型,教学模型,导航模型。教学模型以建构主义学习理论为指导,采用适应性学习以支持学生的“学”。此系统采用适应性导航支持技术、课程排序技术和数据挖掘技术,为学生呈现最佳的学习路径和适当的学习导航。该模型在“计算机基础”课程中得到初步实现。  相似文献   

15.
Struts在Web开发中的应用   总被引:1,自引:0,他引:1  
为了解决使用Struts进行Web开发中的异常处理和安全控制这2个关键问题,综合采用了声明式和编程式2种方法,并且分别给出了典型的应用范围.将异常划分为致命、错误、警告、信息和调试5个级别,在Web层对程序中抛出的自定义异常进行统一捕获和显示.安全控制分为页面、功能、数据行和数据列4个层次,使用角色来划分权限.提出的方案能够满足大部分应用的开发需要,对于一些特殊的应用还要进一步改进和完善.  相似文献   

16.
访存异常的制导技术对可能引发异常处理的访存指令进行统计和分析,使系统级动态二进制翻译系统能够动态地生成优化后的目标代码.制导技术能够减少目标代码中保存上下文信息的操作次数,提高动态二进制翻译系统执行效率.文章对访存异常的制导技术分析并实现,并得到此策略提供的性能提升.  相似文献   

17.
阐述了高校图书馆个性化信息服务的发展优势,如个性化信息服务需求日益增长,个性化信息服务所需技术已基本成熟,网络的发展为个性化信息服务提供平台,等。提出了可供高校图书馆个性化信息服务的模式,包括:数据库查询服务,学科信息导航,MyLibrary服务系统。就高校图书馆个性化信息服务工作,提出注意安全与隐私保护及培养个性化信息服务人才的建议。  相似文献   

18.
C~4ISR系统的体系结构研究   总被引:4,自引:0,他引:4  
为实现联合作战条件下各军兵种 C4 ISR系统之间的互联、互通、互操作 ,必须优化顶层设计 ,在不同军兵种的 C4 ISR系统之间建立先进、合理、统一、规范的体系结构。本文介绍了美国 C4 ISR体系结构框架标准的基本情况 ,按照顶层设计与系统工程的思路 ,着重对 C4 ISR体系结构的设计开发进行了研究与阐述。内容涉及开发意义、设计原则、设计思路、技术实现的途径与方法等 ;给出了体系结构产品集的主要内容 ,并对其中部分关键产品的设计方法及产品间的相互关系作了适当说明。研究将对 C4 ISR系统的体系结构开发建设产生积极影响 ,促进最大程度地实现 C4 ISR系统之间的共享性和互操作性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号