共查询到17条相似文献,搜索用时 46 毫秒
1.
2.
3.
本文对在扇形扫描B型超声设备中,由于使用数字扫描变换器而使超声图象产生伪差的条件进行分析,给出产生数字伪差的阈值。并且分析比较近年来为消除这种伪差而使用的最邻近内插、R-θ内插和均匀梯形内插三种算法的数学模型,阐述在硬件系统中实现的原则。 相似文献
4.
CPLD(Complex Programmable Logic Device)是新型的可编程逻辑器件,是在ASIC(APPlication Spe-Cific IC)设计的基础上发展起来的,在 ASIC设计方法中,通常采用全定制和半定制电路设计方法,但设计完成后如不能满足要求,还要重新设计再验证。这样不但会导致设计开发周期变长,产品上市时间难以保证,而且会增加产品开发费用。CPLD兼容了PLD和通用门阵列的优点,具有体系结构和逻辑单元灵活、集成度高以及适用范围宽等特点,可实现较大规模的电路。与门阵列等… 相似文献
5.
介绍了应用可编程逻辑器件CPLD及硬件描述语言VHDL设计数字系统的方法,说明基于CPLD器件进行数字系统设计的特点、VHDL设计流程,重点介绍了在数字系统设计中,采用CPLD设计是一种基于芯片的、层次化、自顶向下的方法。以数字频率计设计为例,说明基于可编程逻辑器件的数字系统设计的方法。 相似文献
6.
介绍了直接数字频率合成器的工作原理,并利用Altera公司的FLEX10k复杂可编程逻辑器件(CPLD)给出了实现方法和仿真结果。 相似文献
7.
采用美国Iattice公司生产的在系统可编程(ISP)大规模集成逻辑器件(CPLD)ispLSI 1032芯片实现可编程数字频率计的设计,其设计方法简便,高效,无风险,且能提高系统的可靠性及灵活性。 相似文献
8.
9.
基于CPLD的数字存储示波器 总被引:4,自引:0,他引:4
与传统的模拟示波器相比,数字存储示波器具有能够显示非周期波形、存储波形、携带方便等优势,其应用日益广泛。本文详细介绍了一种以单片机和可编程逻辑器件为控制核心的设计方案,并分析了该方案的优缺点,同时给出了硬件和软件设计的结构及思路。 相似文献
10.
11.
12.
基于CPLD的大屏幕扫描电路设计 总被引:1,自引:1,他引:0
为了能显示稳定的图像,对扫描电路的速度要求很高,特别是在实现灰度控制时,要求更高。所以,精心地设计扫描电路是提高图像稳定性的关键。介绍LED大屏幕显示电路结构及扫描电路的设计方法,给出Altera公司的EPM7128在大屏幕扫描电路中的设计实例,阐述可编程逻辑器件在高速数字系统应用中的优点。通过实验,扫描图像非常稳定,充分体现了可编程逻辑器件在高速复杂数学系统中的优势。 相似文献
13.
14.
介绍一种用FPGA实现的中频数字化接收机数字下变频器,重点介绍了数字下变频器原理、能够降低运算工作量的多相滤波处理结构和分布式算法,给出了设计应用的实例。 相似文献
15.
基于CPLD的低频数字相位测量仪 总被引:1,自引:0,他引:1
设计了一种基于CPLD(复杂可编程逻辑器件)的低频数字相位测量仪。采用等精度的测量方法,系统可以准确测量出两个相同频率信号的相位差。CPLD部分进行数据采集,完成分频、鉴相、门控、同步、计数、锁存、数据选择等逻辑功能;单片机部分对数据进行处理,完成数据的读取、运算、数据类型转化、循环扫描显示控制等功能,并将待测信号的相位差显示在八段数码管上。 相似文献
16.
介绍了以CPLD为核心的数字湿度计的设计方法。采用该方法设计的数字湿度计具有结构简单、外围电路少、抗干扰能力强、功耗小、可靠性高、速度快、反应时间短等优点。 相似文献