共查询到20条相似文献,搜索用时 9 毫秒
1.
雷达接收机将雷达回波信号变成中频信号,数字信号处理系统对中频信号采样和处理.本文介绍一种基于A/D和DSP的中频信号采集技术;给出数据采集系统的原理和框图,并对A/D与DSP的接口电路进行分析.用FIFO作为两者之间的接口效果很好;DSP通过CPLD对采样时序进行控制,可增强系统的灵活性. 相似文献
2.
3.
4.
基于Delphi的小型实时数据采集与分析系统 总被引:5,自引:0,他引:5
介绍了在Windows98环境下如何使用Delphi4开发出实用的小型实时数据采集与分析系统 ,以及利用ActiveX控件MSCOMM实现微机与单片机之间的串行通讯和显示图形的处理 相似文献
5.
6.
7.
8.
9.
10.
基于DSP的多路数据采集系统设计 总被引:1,自引:0,他引:1
设计了一种以DSP(数字信号处理器)为核心处理模块的数据采集系统,用于采集和处理两路传感器获得的信号。系统采用高速A/D转换器和DSP芯片,并结合相关算法软件,实现了实时的信号处理功能,结果可以经D/A转换后输出或以其他方式输出。实测表明,该系统工作稳定,只需根据采集信号种类的不同及输出要求的不同设计相关的算法软件,即可在工业生产过程或仪器仪表中使用该系统。 相似文献
11.
FIFO在计算机高速采集系统中的应用 总被引:3,自引:0,他引:3
提出了一种基于 F I F O 的高速采集设计思想,系统中不仅能对信号进行实时数据采集,而且能对信号进行高速连续采集,并对采集的数据进行连续存储, F I F O 的应用大大简化了电路的复杂程度,提高了系统的可靠性和稳定性,在信号高速处理方面具有一定的应用价值。 相似文献
12.
进入21世纪之后,计算机信息技术得到了快速发展,同时不同领域产生的数据信息也越来越庞大,这样对于数据信息的采集和处理速度变得更重要,从而促生了嵌入式系统的发展;为了实现数据的高速采集,需要掌握以下几个方面的内容:串口总线的使用方法、不同数据的传递接受和保存处理、应用程序的驱动问题,只有这样才能实现数据高效、连续、大量采集处理;研究的数据采集系统是基于FIFO的单片机控制原理,利用AD转换器、5510单片机以及F1F0串口总线等设备设计完成的一套数据采集系统。 相似文献
13.
介绍了一种基于FPGA的超高速数据采集与处理系统,给出了系统实现的方案,并详细阐述了各硬件电路的具体构成.对系统软件功能做了简要介绍,并利用嵌入式逻辑分析仪对该超高速数据采集系统进行了测试,验证了采样结果的正确性.该超高速数据采集与处理系统通用性和可扩展性较强,适合工程应用. 相似文献
14.
为了解决数据采集速度慢以及任务量大等问题,提出了一种基于DSP技术的嵌入式数据采集与处理系统方案;方案充分利用了DSP技术的运算能力强优点,从而实现了系统的快速运算以及有效控制;文章主要以系统的硬件设计和软件设计来对系统进行详细设计;在系统硬件设计部分,根据系统的需求以及DSP芯片的选型原则,系统选用了TI公司的32位定点DSP芯片—TMS320F2812,参数按照标准设置,并确定系统的总体设计方法,完成了控制AD芯片的采集模块设计;在系统软件设计部分,主要是对外扩芯片的控制,其中包括了控制AD采集时序以及DSP读写数据程序等。 相似文献
15.
16.
USB接口的高速数据采集卡的设计与实现 总被引:15,自引:0,他引:15
讨论了基于USB接口的高速数据采集卡的实现。该系统采用TI公司的TUSB3210芯片作为USB通信及主控芯片,完全符合USB1.1协议,是一种新型的数据采集卡。 相似文献
17.
介绍了一种基于DSP的雷达干扰控制与处理系统的结构、设计思路与工作流程,它是某干扰机的核心部分,负责整个干扰机的控制、数据处理与监控。该干扰机已成功应用于实际系统,工作稳定。 相似文献
18.
基于PCI的双通道高速数据采集累加系统 总被引:1,自引:0,他引:1
介绍了一种基于PCI的双通道高速数据采集累加系统。它能够在高速采集的同时通过FPGA实现实时累加,并且通过双通道A/D交替采样提高采样率。同时介绍了双通道A/D同步的一种简单实现方法,给出了一种基于FPGA的高性价比累加方案,分析了累加操作中数据对齐、缓存、合并以及多时钟域传输的难点,最后给出了完整的系统调试方案。该系统可以用于强噪声背景中的周期性微弱信号的提取。 相似文献
19.
20.