共查询到18条相似文献,搜索用时 46 毫秒
1.
2.
本文阐释了DX200型DAM中波广播发射机尖峰噪声的来源,详细分析了消除尖峰噪声的削波电路原理。 相似文献
3.
4.
5.
6.
一阶RC电路时域分析和频域分析的对比 总被引:3,自引:0,他引:3
本文以一阶RC积分电路和微分电路为例,分别给出了这两个电路的时域和频域分析结果.对这些分析结果进行对比,并从信号处理的角度做出定性解释,表明对同一电路从时域和频域两个不同角度得到的结论在本质上是一致的.对动态电路的这种对比分析,有利于加深学生对动态电路本质的理解,并且对不同章节的内容建立统一的认识. 相似文献
7.
8.
9.
文献建立了较完善的噪声理论,其显著的优点是使电路或器件的嗓声性能分析及低噪声设计的精度和效率大为提高.本文给出了针对该噪声理论的实验研究,从实测角度证明了该理论的正确性及其相应优点.文中给出的噪声谱测量系统相对已有其它噪声测量仪器具有能对整个低频噪声谱测量,精确度优于4%及自动测量等优点.文中还提出了器件噪声参数测量及优化提取方法.最后,给出了理论与实测结果的对比实例. 相似文献
10.
11.
针对集成电路中互连线之间的串扰问题,建立了一个基于电阻和电容的串扰分析模型,给出了干扰信号为线性倾斜信号时串扰的时域响应公式,并得出了串扰峰值的估算公式,明确了干扰信号上升沿对串扰的影响。利用该公式,能对全局互连性能的影响做出正确的估计,在互连布局前预先进行路由规划和资源选择。 相似文献
12.
数据选择器在数字电路中的应用 总被引:3,自引:0,他引:3
数据选择器作为数字电路中的组合逻辑主要集成元件之一,除了具有传统的数据传输和分配功能之外,还可用作逻辑函数发生器。以中规模集成数据选择器74LS157和74HC151为例,通过3个实例详细介绍以上2种功能,更好地理解和扩展集成器件的性能和用途,达到举一反三、灵活运用的目的。同时,使用数据选择器和译码器在实现组合逻辑函数功能方面也越来越受到重视。 相似文献
13.
Integrated Circuits of Map Chaos Generators 总被引:1,自引:0,他引:1
Hidetoshi Tanaka Shigeo Sato Koji Nakajima 《Analog Integrated Circuits and Signal Processing》2000,25(3):329-335
A chaotic noise is one of the most important implements for information processing such as neural networks. It has been suggested that chaotic neural networks have high performance ability for information processing. In this paper, we report two designs of a compact chaotic noise generator for large integration circuits using CMOS technology. The chaotic noise is generated using map chaos. We design both of the logistic map type and the tent map type circuits. These chaotic noise generators are compact as compared with the other circuits. The results show that the successful chaotic operations of the circuits because of the positive Lyapunov number. We calculate the Lyapunov exponents to certify the results of the chaotic operations. However, it is hard to estimate its accurate number for noisy data using the conventional method. And hence, we propose the modified calculation of the Lyapunov exponent for noisy data. These two circuits are expected to be utilized for various applications. 相似文献
14.
当前CMOS数字芯片设计流程缺少对电路电磁抗扰性的检验。大幅电磁干扰会导致数字电路出现电路失效,但电路失效的原因以及电路失效与幅度和频率等干扰参数的关系尚不清楚。针对这一问题,详细研究了源端射频干扰下CMOS数字电路的工作状态。通过给出失效与干扰参数的关系的基本理论,得到CMOS数字电路在受扰情况下的失效原因。结果表明,时序错误是大幅电磁干扰引起CMOS电路失效的主要原因。电路失效可通过电路路径延时的漂移和抖动来解释,漂移和抖动与电磁干扰的幅度和频率存在特定关系,因此时序失效是可预测的。基本理论所描述的失效规律可作为EDA工具的原理,用于芯片设计早期阶段对电路的抗扰性检验。 相似文献
15.
谐振隧穿晶体管数字单片集成电路 总被引:1,自引:0,他引:1
阐述了谐振隧穿器件构成的与非门、单/双稳逻辑转换电路、或非门、流水线逻辑门、D触发器、静态存储器、多值逻辑和静态分频器等数字单片集成电路,它们具有高频高速、低功耗、多值逻辑、节点少、节省器件、简化电路等显著优势,将是数字集成电路后续小型化最有希望的代表。指出材料生长和芯片工艺制作等问题是其实现工业化生产的瓶颈。综述了国内外在该领域的研究现状和发展趋势,特别是美国已经有高水平的谐振隧穿晶体管数字单片电路问世,我国正在开展少量的研究工作。 相似文献
16.
数字化时代的模拟集成电路 总被引:1,自引:1,他引:1
文章介绍了数字化时代对模拟集成电路提出的挑战。从模拟集成电路的广阔发展空间、稳步的市场增长、不断出现的产品性能新水平、技术发展新趋势、以及极大的市场潜力和大好的发展机遇等方面,说明模拟集成电路在数字化时代存在的意义以及模拟集成电路的发展前景。 相似文献
17.
光电探测器噪声分析及降低噪声的方法 总被引:5,自引:2,他引:5
探讨了光电探测器的噪声,分析了光电探测器的噪声电压、噪声电流的影响因素,并提出了解决的方法。根据探测器噪声影响因素,分析了普通检测电路存在的不足,设计了一种优化检测电路,通过减小电路带宽,减少噪声,从而提高系统的信噪比,增强探测器的探测能力。 相似文献
18.
指出了电类专业的学生,应该熟悉掌握VHDL语言,探讨了把硬件描述语言引入数字电路教学首先要向学生介绍VHDL语言设计的基本内容,然后要求学生完成一个VHDL语言的综合设计。实践表明,这种方法有助于克服学习VHDL语言中的一些难点。 相似文献