首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 0 毫秒
1.
基于FPGA的数字中频接收机设计与实现   总被引:6,自引:5,他引:1  
近年来雷达行业提出了软件雷达的概念,数字技术在雷达中的广泛应用已成为一种必然趋势。现代雷达系统对接收机提出了更高的要求,数字接收机技术已成为实现高精度宽带雷达接收系统的一种有效途径。研究了数字接收机的相关理论和技术,介绍了数字下变频,数控振荡器、级联积分梳状滤波器和抽取。给出了一种基于FPGA的数字中频接收机实现方案,进行了分析和仿真,给出了测试结果。  相似文献   

2.
黄伟  王雷  吴军锋 《现代导航》2017,8(6):422-426
随着通信系统对信号处理的要求不断提高,传统芯片难以满足高速处理的要求。 FPGA 以并行处理能力强、集成度高、可系统重构等特点得到了广泛应用。本文设计了以高性能 FPGA 为核心,具有嵌入式 ARM 的 SOC 功能,结合 CPLD、DSP、ADC 等技术,组合 SDRAM、 FLSAH 存储器等外围电路构建一款中频数字信号处理和数据处理平台。经工程实践验证,系统设计可靠、运行稳定。  相似文献   

3.
基于FPGA的数字中频系统设计   总被引:1,自引:0,他引:1  
汪敏  肖斌 《通信技术》2011,44(1):29-31
针对当前软件无线电技术发展的中频数字化,提出了一种基于FPGA的中频数字接收机设计方案。利用MATLAB仿真验证该方案实际可行,并用AD6645和低成本的EP2C5T144C8为核心芯片构建一个通用的数字接收机平台,更好地体现软件无线电体系结构的开放性和全面可编程性。从系统的参数选择到软硬件设计,给出了详细的说明。最后,进行了联合测试,给出了关键的测试结果,试验结果表明,该接收机系统结构简单,成本低,有良好的实用性和通用性。  相似文献   

4.
基于数字下/上变频的原理,以FPGA+DSP为核心提出了一种高性能数字中频收发机的实现方案。首先阐述了直接数字下变频和数字上变频的实现原理,提出了延时校正滤波器的设计方法和滤波系数。之后探讨了模数转换器采样电路、数字下/上变频的FPGA设计逻辑、DSP数据读写和处理流程、数模转换器转换及滤波电路的实现方法。最后对实际系统进行了回环测试,测试结果表明该系统具有良好的实时性。  相似文献   

5.
数字中频接收机的设计与实现   总被引:4,自引:2,他引:4  
数字中频接收机(DIFR)是对中频信号直接采样,其信道化功能由数字正交下变频器和数字滤波器来实现。因此,DIFR适用于接收和处理多载波、多模式信号,可解决很多种信号之间的互通互连问题。本文基于DIFR对动态范围、带宽、自动增益控制和高速信号采集等技术需求,优化设计了一种大动态宽带DIFR,给出了该系统的实现方案、各部分的参数分配及系统设计指标;给出了一种新型的数字自动增益控制(DAGC)实现电路,并提出了其控制算法。  相似文献   

6.
《现代电子技术》2015,(23):60-63
根据软件无线电理论设计了一种应用于逆合成孔径雷达成像系统的数字化中频接收机,提出了一种可变抽取因子的数字下变频方案,可以大大提高接收机系统的灵活性。该数字化中频接收机最终在Xilinx Virtex-6 FPGA上实现,可保证在不发生频谱混叠的情况下将中心频率为105 MHz,带宽0~20 MHz之间可变的中频信号下变频为低数据率的数字零中频信号。系统提供2~84之间共14种不同的抽取因子,可以根据输入信号带宽进行配置。测试结果表明,该系统设计正确且无虚假动态范围大于90 d B。  相似文献   

7.
本文介绍了数字中频正交解调的基本原理,提出了一种适用于宽带通信系统的数字中频解调实现方案,结合具体实例构建了一个通用硬件平台,并在这个通用硬件平台上通过调用不同的软件实现多种传输速率、多种调制方式的解调功能,该方案可广泛应用于数字化多频段多模式电台(MBMMR)、宽带CDMA、软件无线电等通信系统中。  相似文献   

8.
分析了基于实信号处理的宽带数字信道化接收机原理以及具体的FPGA实现方案.通过改进已有模型,搭建一种更适合硬件实现的数字信道化模型.较好地解决了宽带数字信号实时处理、信道化接收机中邻近信道混叠等问题.系统仿真结果验证了模型的有效性和可行性.  相似文献   

9.
吴立鹏  万福 《电子工程师》2009,35(1):20-22,25
主要讨论了OFDM(正交频分复用)系统中使用数字中频的优点、在发射机和接收机中的实现方案.重点叙述了数字中频中两个关键模块NcO(数控振荡器)和成型滤波器在FPGA(现场可编程门阵列)中的设计.在NCO的设计过程中采用有效、简便的方法一查表法;成型滤波器使用了固定系数的有限冲击响应滤波器.介绍了使用分布式运算法和CSD(典范带符号)方法设计成型滤波器的原理,分析了数字量化误差.  相似文献   

10.
岳建梅  李霁野  郝炜 《电讯技术》2006,46(6):158-160
构建了一种基于高速采样器件AD6644、可鳊程数字下变频器AD6620和高性能DSP开发板的中频信号处理平台,详细分析了它的硬件设计和软件设计。该平台具有很强的通用性和灵活性,为软件无线电技术的研究提供了一个理想的实验平台。  相似文献   

11.
针对飞行器数据链中高码速率要求,需要使用数字技术实现传统模拟调制,以得到更好的调制性能,增加系统作用距离。本文介绍了二进制连续相位频移键控(2CPFSK)调制原理,提出了基于软件无线电架构的2CPFSK正交调制算法。该算法利用2CPFSK相位累加特性实现了基带数据的分数倍内插,从而适应宽范围码速率的调制。设计了提高频谱纯度的数字滤波器、基于FPGA+DAC架构的数字调制器硬件平台并实现算法。通过与传统模拟频率调制(FM)比较,该设计提升了1.7 dB调制性能,增加了系统作用距离。  相似文献   

12.
窄带中频数字接收机高速信号处理技术   总被引:1,自引:0,他引:1  
窄带中频数字接收机在雷达对抗侦察中得到了广泛应用,其高速信号处理技术是目前研究的重点。本文详细介绍了数字雷达告警接收机高速信号处理技术的发展现状和关键技术,最后通过对该技术的全面分析指出了值得深入研究的领域。  相似文献   

13.
建立了一种基于软件无线电中频接收系统设计方案。结合采样理论、多速率信号处理,高效数字滤波等理论,完成了对系统中模数转换(A/D)模块和数字下变频(DDC)模块的设计。通过MATLAB软件仿真,在理论上验证了此方案的正确性。  相似文献   

14.
OFDM系统数字中频的FPGA设计   总被引:1,自引:0,他引:1  
本文主要讨论了OFDM系统中使用数字中频的优点,在发射机和接收机中的实现方案,重点叙述了数字中频中两个关键模块——数控振荡器和成型滤波器在FPGA中的设计,并分析了数字量化误差。  相似文献   

15.
介绍了一种基于现场可编程逻辑门阵列(FPGA)的中频信号数字处理的技术实现方法,可以用来实现雷达信号的实时接收和分选,讨论了中频数字化处理的关键技术和信号参数测量的基本原理,并给出了宽带中频数字下变频的实现方法,分析了自动门限测量和脉内整形的实现方法。仿真和工程实践表明,该方案具备可行性,占用资源少,能满足实时雷达信号处理的要求。  相似文献   

16.
为实现软件无线电接收系统的高速数据接收处理,提出了一种基于高性能、高数据传输速率PCI总线结构的软件无线电中频数字接收机的实现方案。该方案可广泛用于各种中频调制信号的采样和解调。介绍了系统的总体结构设计,并对其中的几个关键模块:数据采集、数字下变频和数字信号处理做了具体分析和详细设计。最后以AM信号为例,仿真检验了该设计方案的可行性与正确性。  相似文献   

17.
郭浩  邓建国  董桢  张凡 《中国有线电视》2005,(23):2327-2330
数字下变频技术在移动通信、数字广播、电视领域具有重要应用价值,然而专用的数字下变频芯片通常都是针对一定范围内的抽取率设计,因而在通用性强的同时也使得针对性较差,尤其是在较低抽取率情况下由于抽取滤波器的限制使性能恶化,往往需要额外的、较高阶的补偿滤波器才能获得满意效果.针对这一问题,提出一种数字下变频器的FPGA实现方案,该方案针对B3G移动通信系统中一个具体的数字下变频指标要求进行了量体裁衣的设计,实现了高速、高性能的数字下变频.  相似文献   

18.
本文讨论了软件化电子战侦察接收机多信号处理问题。使用多相滤波的宽带数字化接收设计技术,可以提高接收机的实时处理能力,提高全概率截获能力。本文讨论基于多相滤波的信道化接收机的基本原理及实现方案,给出了基于FPGA的数字信道化接收机的实现方法,实验结果证明了该方法是有效的。  相似文献   

19.
王利华  胡志东 《电子世界》2013,(23):125-125,127
本文介绍了基于FPGA、以并行多相滤波结构为算法基础的超宽带数字下变频技术。设计过程包括高速AD信号降速预处理,应用SysGen开发环境完成的数字混频、多相滤波和数据抽取,并通过仿真验证了算法的可行性。  相似文献   

20.
作为软件无线电中最核心的技术——数字下变频(DDC,Digital Down Conversion),关键技术是要将高频信号通过数字下变频技术处理成为能够被后端的DSP器件进行处理的低频信号。在深入研究数字振荡器和数字振荡器和积分梳状(CIC,Cascaded Integrator-Comb)滤波器、半带(HB,Half-Band)滤波器、以及有限长单位冲激响应(FIR,Finite Impulse Response)滤波器组成的滤波器组的情况下,提出了一种基于现场可编程门阵列(FPGA,Field Programmable Gate Array)的方案。实验结果成功滤除了高频杂波并降低了信速率,验证了本方法的可行性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号