首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 109 毫秒
1.
介绍了一种人体脉搏信号的采集系统,通过专用的脉搏传感器采集信号,将得到的信号经过预处理后送到FPGA,暂存到RAM中,同时用FPGA驱动VGA接口实时显示脉搏波形。利用FPGA的片内资源RAM实现了脉搏波形图像的动态显示,实时性好、画面清晰,为后续的生理病理信息提取提供了有效支持。  相似文献   

2.
本文分析了FPGA,DSP和实时操作系统的特点,并介绍了用FPGA和DSP设计手持弹道计算器中的关键技术,如DSP低功耗运行控制,高速RAM低功耗设计,实时操作系统uc/OS-Ⅱ应用等。  相似文献   

3.
提出一种采用FPGA内置RAM存放字符点阵库实现动态字符显示的新的设计方案,该方案只需要将待显示字符的码值写入FPGA内部RAM中,FPGA程序就能实现对这些字符的实时显示。文章还介绍一种应用该技术的典型的数字图像处理系统,字符显示由FPGA完成,为处理器腾出更多的时间用于算法运算,从而提高了系统的性能。  相似文献   

4.
设计并制作了一个以单片机C8051F020为核心,并结合FPGA及双路A/D数据采集模块的简易电能质量监测装置.输入信号经过信号变换与处理模块后,满足ADS7865的幅值要求.再利用FPGA设计四个双口RAM,同时采集并存储电压电流信号,且调用FPGA中的D触发器,用以判断电压电流信号的超前、滞后特性.然后通过MCU模块控制双路A/D对信号进行采样,读取双口RAM中数据并对其进行计算和处理,并将一系列测量参数显示在LCD显示屏上.  相似文献   

5.
一种卷积滤波器大容量延迟线实现新方法   总被引:1,自引:0,他引:1       下载免费PDF全文
朱耀东 《计算机工程》2006,32(15):215-217
大容量延迟线是设计实时卷积滤波器的一个关键技术。该文讨论了几种实现延迟线的方法,介绍了一种基于FPGA 内嵌 Block RAM的延迟线设计新方法,该方法能大大节省FPGA的CLB资源,且结构简单灵活、易于扩展,并在某型飞机座舱综合图形显示系统中得到了应用。  相似文献   

6.
一种眼科B型超声诊断仪   总被引:1,自引:0,他引:1  
李泓  黎洁 《电子技术应用》2002,28(11):36-38
介绍一种以Winbond公司的W78E58单片机为控制核心,并采用FPGA和大容量FIFO等器件构成的眼科B型超声诊断仪。阐述了眼科超声诊断仪的基本原理,使用FIFO作为数据共享RAM实现采样和显示相对独立的模块化设计方案以及FPGA在该设计中的具体应用。  相似文献   

7.
介绍基于BU-61580和FPGA的1553BRT终端控制器的设计.重点阐述BU-61580的硬件连接和FPGA读写RAM的时序控制。  相似文献   

8.
VGA汉字显示的FPGA设计与实现   总被引:3,自引:0,他引:3  
VGA是显示器接口的一种工业标准.以往大多采用通用处理器控制VGA接口来实现汉字及其它信息的显示,但是以通用处理器为核心的体系结构不易修改,体积偏大,不适合小型便携式设备的设计.由于FPGA具有可重构、体积小等优势,采用FPGA来控制VGA的汉字显示.依据VGA的显示原理,提出了一种基于Xilinx Spartan-3的彩条信号显示方法,并利用FPGA内部的块RAM,实现了VGA的汉字显示.实验结果表明,由FPGA来控制汉字的显示,达到了预期的效果,克服了通用处理器的弊端.  相似文献   

9.
为解决雷达信号处理系统双核通信问题,设计了两种DSP和FPGA之间的并行通信方法,分别通过DSP的外部接口XINTF访问FPGA内部FIFO和双口RAM,利用DSP的读写使能信号作为FIFO和RAM的读写时钟信号.通过对两种并行通信方法进行对比分析,指出雷达信号处理系统中双核通信应该采用DSP和FPGA内部FIFO的方法.  相似文献   

10.
介绍了一种基于FPGA的LED大屏设计方案,采用自顶向下的设计思想,设计了基于FPGA的双口RAM和扫描控制电路,解决了传统LED大屏设计中,控制系统复杂﹑可靠性差的问题。  相似文献   

11.
尿液分析仪   总被引:3,自引:1,他引:3  
介绍了一种以Intel公司的80C196单片机为控制核心。并采用串行E^2PROM、JM202ALCD显示和M-T102热敏打印机等器件构成的尿液分析仪。阐述了尿液分析仪的基本原理,使用256K的串行E2PROM和8155的256个数据RAM,实现数据的采集、处理、显示、打印、串行通信等功能。  相似文献   

12.
提出一种由主控器CPU、CPLD和闪存Flash组成的FPGA在线配置方法。闪存Flash用于存储FPGA的配置数据,CPLD读取闪存Flash中的配置数据,采用快速被动并行方式(FPP,Fast Passive Parallel)配置FPGA,主控器通过主控接口与CPLD通信,实现对闪存Flash中配置数据的更新和维护。  相似文献   

13.
ARM嵌入式系统应用于触摸屏显示,以提升低端应用技术水平为基调,用一片集成有FLASH和RAM的ARM芯片完成了触摸屏的控制和显示,大大提高了系统的可靠性。介绍了用小容量片内RAM做显示缓冲区的技巧,包括用小容量RAM存储更多的点阵信息和显示更丰富的颜色。  相似文献   

14.
VGA(视频图像阵列)作为一种标准的显示接口得到广泛应用;千兆以太网具有传输速度快、传输距离远、稳定可靠等优点,是当前嵌入式系统的应用热点;FPGA拥有丰富的逻辑和光脚资源,常用于高速数据处理和通信的嵌入式系统。文中结合以上三点,介绍了基于FPGA的千兆以太网终端显示系统的设计。通过对该系统方案进行分析,将设计分为3个模块:数据包接收及解析模块、双口RAM缓存模块和VGA控制器模块。文中详细介绍了这3个模块的设计方法,并在此技术上实现了3个模块协同工作完成整个系统的功能,并给出了系统仿真结果和显示效果。  相似文献   

15.
本文讨论了几种双CPU互联的方法,根据风力机实时性的要求,选择了基于双口RAM的双CPU互联方式来完成风力机主控制器设计。双CPU按功能分开设计,利用信号灯来避免访问冲突,并且根据交换数据的需要,将存储空间划分为三个具有不同权限的分区。试验结果表明,基于双CPU的风力机主控制器可以满足风力机对实时性和可靠性的要求。  相似文献   

16.
Circuit complexity is the main disadvantage of using hardware rather than software to refresh dynamic RAM. Program overheads, withdrawal of interrupts from use, and increased demands on system components other than the microprocessor militate against the software solution. A hardware-refreshed 256 kbyte dynamic RAM card has been developed for use with 68000-based systems. The design includes a TMS 4500AML controller and a TMS 4164 64k dynamic RAM. The operation of the dynamic RAM is explained. The RAM is interfaced to the 68000 by the system's VME bus. The organization of the memory is discussed, and the steps in a software routine to test blocks of memory are outlined.  相似文献   

17.
This paper describes the implementation of a position servo using an a.c. motor and an intelligent peripheral controller. The controller operates as a slave from the master processor and the communication between them are made by a dual-port RAM. An interrupt mechanism is used to perform speed and position measurements and inverter control.  相似文献   

18.
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号