首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到11条相似文献,搜索用时 78 毫秒
1.
分析了ADI公司TigerSHARC系列数字信号处理器ADSP—TS201的引导方式,设计实现了基于该DSP处理器的某雷达信号处理机的自动引导方案。与其他加载方式相比,该引导方案采用CPCI总线向板卡传输引导代码,进而通过链路口引导DSP自启动,具有程序加载方便,调试修改灵活的特点。  相似文献   

2.
说明了多DSP并行处理阵列在信息对抗领域中的重要作用,分析了紧耦合与松耦合架构的优缺点,指出松耦合架构是大规模并行处理阵列的发展方向。研究了基于TS201 DSP的松耦合阵列的自举问题,提出了混合自举的方案,并给出详细实施流程。  相似文献   

3.
微弱信号的提取在信号检测中占据十分重要的地位,文中研究了一种基于TS201芯片的微弱信号的检测平台设计,利用正弦信号的特性,进行多重自相关运算,有效的提高信噪比,提取淹没于噪声背景下的微弱信号。文中给出了具体的硬件结构设计和算法实验。实验结果表明,检测平台能有效的提取微弱信号。  相似文献   

4.
主要介绍ADI公司的新一代高性能数字信号处理芯片ADSP-TS201(AD9103XX系列)的内部结构和性能。着重讨论了TS201的系统设计及在设计过程中需要特别注意的问题,并根据TS201自身的结构特点,结合FPGA,SDRAM的接口实例讨论了TS201的外部总线接口技术,并可作为该系列DSP的应用系统设计的参考。  相似文献   

5.
基于FPGA的高速同步串行总线设计   总被引:2,自引:2,他引:0  
黄润龙 《电讯技术》2008,48(11):92-96
为了实现高速同步串行总线设计,提出了基于FPGA使用硬件描述语言实现同步串行总线通信的方法,同时在工程应用中验证了其高速率和高可靠性的总线传输特性,为提高SRU(场内可更换单元)级之间总线速率提供参考。  相似文献   

6.
基于DSP的高性能通用并行弹载计算机设计与实现   总被引:1,自引:0,他引:1  
为满足弹上信号处理领域不断增长的任务需求并适应不同的应用场合,设计高性能通用并行计算机,进而构建各类信号处理系统是一种趋势.基于对共享总线和分布式两种并行结构的理论分析,结合信号处理系统的特点,设计了一种高性能通用并行弹载计算机,它具有标准化、模块化、可扩展、可重构、混合并行模式、多层次互联的特性,通过构建典型弹载计算机验证了这些特性.  相似文献   

7.
楚然  廖佳 《电子工程师》2004,30(11):68-71
介绍了一套基于外部设备互连(PCI)总线的高速多路数据传输卡的设计,采用基于PCI内核与PCI用户逻辑相结合的新型设计方案,在顶层通过仿真来验证PCI接口以及用户逻辑设计正确与否.降低了设计的复杂程度,提高了电路的集成度和系统的性能,并根据PCI卡对外部设备驱动能力较弱的特点,在传输卡中加入了长线驱动功能,采用低电压差分信号(LVDS)技术,既降低了系统功耗,又实现长距离的计算机双向通信.  相似文献   

8.
针对高速信号处理系统中数据总线传榆的瓶颈问题,采用二维DMA方式进行外设高速缓存到DSP内核的数据块实时传输。对二维DMA控制币口状态寄存器组进行编程控制,结合FPGA与DSP链路接口设计,将存储区的数据块作为一个数据阵列进行传输,使DSP在DMA中断中获得数据。试验结果证明,二维DMA传输方式可解决高速外数据块的连续传输和处理问题,保证整个系统并行信号处理流水线的顺序执行,是一种解决数据总线传输瓶颈问题的实用方法。目前该技术已成功应用于某水声测量系统中。  相似文献   

9.
高广坦 《电子工程师》2010,36(11):17-19
以ADI公司高性能浮点DSP芯片TS201为核心处理器,结合Xilinx公司VIRTEX-IIPRO系列FPGA芯片设计的2片DSP数据缓存板和4片DSP主处理板,设计了一种雷达信号处理机。该信号处理机中,DSP芯片仅用链路口完成相互间点对点的通信,各自的数据总线互补相连,存储器空间地址彼此独立。系统具有硬件结构体积小,程序易调试,整体可靠性高的优点。  相似文献   

10.
陈新峰  张军杰  赵非  王晓东 《电子设计工程》2011,19(13):156-158,162
为了解决雷达信号处理中的高速运算,大容量存储和高速数据传输的问题,提出采用TS201芯片实现雷达信号处理机设计,利用其超高性能的处理能力和易于构造多处理并行系统的特点,实现通用的雷达信号处理平台。采用该雷达信号处理机进行试验,试验结果表明该雷达信号处理机满足设计指标要求,实现雷达信号的实时处理。  相似文献   

11.
吴强  李涛 《现代电子技术》2010,33(13):57-59,62
介绍了以FPGA为核心基于LVDS接口的高速通信系统。系统通过FPGA将并行输入的信号组成特定的串行帧格式,并用LVDS接口发送。电缆驱动器及接收均衡器芯片用于加强系统远距离数据传送的能力,以保证200m同轴电缆的数据传输。系统使用串行同步方式传输,接收端首先通过时钟恢复芯片从串行数据帧中提取同步时钟,然后接收串行数据帧并恢复原信号。系统灵活性强、稳定性高,单路传输逮度高达120Mb/s。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号