共查询到15条相似文献,搜索用时 93 毫秒
1.
LIU Li-jia 《数字社区&智能家居》2008,(34)
该文阐述了通用异步收发器(UART)异步串行通信原理,介绍了实现UART异步串行通信的硬件接口电路及各部分硬件模块。该文基于Verilog语言实现了接收器和发送器这两个UART的内部核心功能模块,通过Modelsim对相应Verilog-HDL程序的仿真,验证了其异步串行数字接收和发送的功能。 相似文献
2.
基于Verilog HDL的有限状态机设计与描述 总被引:1,自引:0,他引:1
有限状态机(FSM)是逻辑设计的重要内容,稍大一点的逻辑设计都存在FSM.介绍了采用Verilog HDL实现有限状态机的几种不同编码方式和描述风格,并从稳定性、可读性、速度和面积等方面比较了不同实现方式的利弊.最后,以简单序列检测器为例实现了可综合的FSM描述,并分析了其采用不同描述风格所得的综合结果. 相似文献
3.
基于Verilog HDL设计的多功能数字钟 总被引:4,自引:3,他引:4
本文利用VerilogHDL语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过AlteraQuartusⅡ4.1和ModelSimSE6.0完成综合、仿真。此程序通过下载到FPGA芯片后,可应用于实际的数字钟显示中。 相似文献
4.
介绍了FPGA在实现异步FIFO及其在跨时钟域逻辑设计中的应用,并利用Gray码作异步FIFO指针的方法。该FIFO实现方案与使用传统方案相比,避免了亚稳态的出现,性能更稳定。本设计采用Verilog硬件描述语言实现,具有良好的可移植性和设计灵活性。最后,给出了系统的仿真及综合结果。 相似文献
5.
基于Verilong-HDL自动售货机的设计与实现 总被引:1,自引:0,他引:1
Verilog硬件描述语言能够用软年语言的方式描述硬件特性,并可用仿真方式完成电路的调试,使得硬件开发周期和成本大大降低,本文介绍了VerilogHDL的特点和应用,并以自动售货机为例,详细说明了其实现过程,并给出了实现代码和仿真波形。 相似文献
6.
基于Verilog-HDL的UART串行通讯模块设计及仿真 总被引:1,自引:0,他引:1
UART协议是数据通信及控制系统中广泛使用的一种全双工串行数据传输协议,在实际工业生产中有时并不使用UART的全部功能,只需将其核心功能集成即可。波特率发生器、接收器和发送器是UKRT的三个核心功能模块,利用Verilog-HDL语言对这三个功能模块进行描述并加以整合,通过Modelsim仿真,其结果完全符合UART协议的要求。 相似文献
7.
硬件描述语言为硬件设计师提供一个非常好的分析和设计数字硬件的工具,也为沟通软件和硬件提供了一种方法.然而它缺乏对于电路逻辑关系描述和分析的形式化方法,尤其是基于时序的逻辑描述.这对于化简和检验正确性都带来麻烦.ITL语言描述则提供另一套基于时序的形式化解决方法.用ITL能够方便准确地描述基于时序的数字电路,却缺乏可执行能力,运算公式不能直接进行计算机仿真和验证.Tempura则是ITL强有力的可编程可执行的工具集,大大增强ITL的实用性.通过对RS触发器的描述与验证说明这三者之间的联系,展现ITL等形式方法的发展前景. 相似文献
8.
9.
SHA-1算法的HDL设计与仿真 总被引:1,自引:0,他引:1
随着宽带网络和数字视频的飞速发展,如何加强对数据内容的保护成为迫切需要解决的问题.HDCP是一种目前最有效的版权保护协议.它正是采用了SHA-1算法来验证信息传输的完整性.基于HDL语言的硬件设计方法,可以方便地设计硬件电路,建立SHA-1的算法模型,包括码流填充过程和压缩计算过程.用Veriiog HDL描述的电路,其综合结果可通过仿真验证.采用电路结构设计的SHA-1功能模块,简洁高效,可方便地在可编程逻辑器件中实现,并且已在多个嵌入式系统的设计中得到了应用和验证. 相似文献
10.
11.
王雪征 《数字社区&智能家居》2009,(11)
随着电子技术的发展,工作频率成为电子产品优劣的一个重要依据,这使得我们对晶振的要求越来越高。如果我们仅通过分频,对较高的晶振源进行分频就能很容易的得到比较丰富的频率。分频器是数字系统设计中的一种基本电路,本文介绍了通过QuartusII开发平台,利用Verilog硬件描述语言设计了一种能够实现等占空比的任意偶数分频、等占空比任意奇数分频、不等占空比的任意半整数分频的较为通用的分频器,并通过QuartusII进行了功能仿真。 相似文献
12.
UML建模因其可显著提高开发效率和代码质量已经成为软件开发领域的一大热点,而硬件设计的日益复杂性也要求我们在更高层次抽象上分析和验证系统行为,故更精细的系统级建模方法变得日趋重要。本文构建了UML元模型与可综合Verilog间的同态映射,定义了一个从UML模型子集导出可综合Verilog描述的算法,为UML模型对于建模硬件系统提供了形式化的语义,从而使运用UML进行硬件系统级建模和系统级上验证系统性能和功能正确性成为可能。 相似文献
13.
秦健 《计算机测量与控制》2010,18(2)
分析和对比了RS485和CAN总线技术,指出RS485总线具有成本低和开发简单、而CAN总线具有可靠性高和通信距离远的特点;虽然它们的总线信号逻辑不同,但是它们与单片机的接口数字逻辑信号相同;在此基础上,结合两者的优点设计了基于CAN总线驱动器和异步收发器的通信网络,给出了基于该通信网络的一种应用形式;在Modbus主从式通信方式基础上,设计了新的适合多主通信方式的数据包格式,给出了发送节点的通信活动图,并详细陈述了基于有限状态机的通信流程和编程方法;该通信网络可以用于传统RS485总线很难满足要求、需要CAN总线的性能而又要求价格比较低的场合。 相似文献
14.
基于Handel—C语言的FPGA设计 总被引:4,自引:0,他引:4
对于以ISO/ANSI—C为基础的程序设计语言Handel—C,可利用Celoxiea DK设计工具将Handel—C的源代码编译成能直接针对FPGA目标的网表(Netlist),而无需VHDL/Verilog的中间步骤,最后利用FPGA布线工具直接将Netlist下载到FPGA上。文中在分析Handel—C语言的FPGA开发流程的基础上,将Handel—C与VHDL设计进行对比分析,揭示了Handel—C在电路算法级设计方面的优势,而且设计效率也大大提高。 相似文献
15.
嵌入式软件仿真开发系统的设计与实现 总被引:1,自引:0,他引:1
该文主要介绍自行研制的嵌入式软件仿真开发系统的设计思想,论述了采用的逻辑仿真电路模型、逻辑仿真算法及仿真软件体系结构,最后重点介绍仿真软件三大组成部分实现技术。 相似文献