共查询到18条相似文献,搜索用时 93 毫秒
1.
2.
实现了基于Xilinx XC6SLX45 FPGA的高清实时视频去雾系统,详细介绍了系统的逻辑框架及主要的算法实现.首先,介绍了整个系统的硬件框架及FPGA内部的逻辑框架;其次,描述了改进的暗原色先验去雾算法,给出了在FPGA中的算法实现过程;最后,对系统进行测试.实验结果表明,该系统实现了预期的高清视频实时去雾,并具有自适应功能,去雾效果良好. 相似文献
3.
4.
针对通信与信号处理系统中对滤波器多样性的需求,分析了MAXIM公司推出的能灵活设计各种类、各频段滤波器的连续时间、有源滤波器芯片MAX274,并对其设计滤波器的原理进行了推导。以设计一个中心频率为125 kHz的八阶Bessel有源带通滤波器为例,给出了滤波器软件设计方法。最后为检验基于MAX274滤波器的性能,将该设计做成电路板,并用滤波器特性检测系统检验其频谱特性,实际测试结果表明该滤波器的设计频率具有精确度高、成本低等特性。 相似文献
5.
6.
基于FPGA的高速可变周期脉冲发生器的设计与实现 总被引:3,自引:0,他引:3
基于FPGA高速、可编程的优点,设计了一款可以灵活改变脉冲输出周期和输出个数的周期脉冲发生器.利用VHDL语言编写了全部模块,并在Altera公司提供的Quartus Ⅱ4.1开发软件上实现了软仿真通过.经实际电路板验证,该实现方法符合设计初衷,达到设计要求. 相似文献
7.
扩频序列的设计与实现是CDMA通信中的核心,具有重要的理论价值和广阔的应用前景.文中对伪序列的特性及对m序列发生器进行了分析,并在此基础上给出了M序列发生器的设计结构,同时给出了用VHDL实现M序列的程序流程和仿真波形. 相似文献
8.
9.
基于时钟振荡采样原理,提出一种真随机数发生器结构。利用噪声源数学模型保证噪声源的可靠,利用并行输出及控制的方式确保随机数的输出速率,参考FIPS 140-2设计在线随机测试模块以避免遭受硬件篡改问题。通过测试表明,序列的产生速率可达33.5Mb/s,且具有较高的质量,可应用于密码芯片等相关领域产品中。 相似文献
10.
11.
12.
13.
为了研究满足工业视频显示应用中需要的便携式非标准时序DVI视频信号。使用STM32生成需要显示的DVI视频数据,通过FSMC接口送入FPGA外挂的SDRAM中,FPGA内部视频信号产生逻辑读取SDRAM中的数据,按照DVI视频的时序产生满足要求的RGB并行视频数,送入DVI视频信号编码芯片产生标准的TMDS串行DVI视频流。完成了基于FPGA的非标准视频信号发生器硬件电路设计,产生可以用作工业视频信号源的DVI视频信号。以较小的板卡体积和设备功耗,为便携式非标准工业DVI视频应用提供了一种新的解决方案。 相似文献
14.
滤波器是光纤传感器信息处理系统的重要单元,其性能直接影响系统灵敏度.传统的有源滤波器主要由电阻、电容和运算放大器组成,体积大,元件多,而且调试不方便.本文提出了一种采用MAX274芯片的集成高阶滤波器的设计方法,所设计的滤波器能满足光纤传感器信息处理系统的高性能、易调试和小型化的要求. 相似文献
15.
基于ADV212的高清视频压缩系统设计 总被引:1,自引:0,他引:1
针对JPEG2000的复杂性,仅依靠DSP和软件的优化很难再进一步提高其性能,提出了基于专用处理器件ADV212实现高清视频压缩系统的设计方法.设计以专用ADV212作为视频压缩核心,同时利用FPGA实现ADV212的初始化控制、数据采集和辅助处理功能,最终将视频合并为jp2的高清视频格式。试验结果表明,该系统相对DSP实现的高清视频系统,效率提高10%~15%,同时具有体积小、图像质量高、压缩信号易恢复、压缩率可调等优点,支持SMPTE274M(1080i)视频实时编码。 相似文献
16.
基于FPGA的幅值可调信号发生器设计 总被引:3,自引:0,他引:3
针对信号发生器对输出频率精度高和幅值可调的要求,采用直接数字频率合成(DDS)技术,提出一种基于FP-GA的幅值、频率均可调的、高分辨率、高稳定度的信号发生器设计方案。采用AT89S52单片机为控制器,控制FPGA产生波形的数字信号,结合双数模(D/A)转换器及低通滤波器,最终实现输出信号幅值0~5 V可调,分辨率为10 bits;频率范围1 Hz~10 MHz可调,最小分辨率为1 Hz;频率稳定度优于10-4。信号参数可通过键盘进行设置,并在LCD上输出。由于FPGA的可编程性,易于对系统进行升级和优化。 相似文献
17.