首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 93 毫秒
1.
张福洪  陶士杰  栾慎吉   《电子器件》2009,32(3):608-611
相位噪声是影响频率合成器性能的重要指标,首先分析了锁相式频率合成器各个组成部分的相位噪声,然后根据相位噪声传输函数,建立了频率合成器相位噪声的精确仿真预测模型.为了验证仿真方法的可靠性,设计了一个输出频率为2GHz的频率源,实验测得的相位噪声曲线和仿真结果非常吻合.  相似文献   

2.
锁相频率合成器相位噪声的精确估计与仿真   总被引:2,自引:0,他引:2  
实现对相位噪声的精确估计必须考虑环路中电阻噪声的影响.从建立并分析电阻噪声模型出发,设计了两种都能满足基本技术指标的环路滤波器.用仿真手段对这两种不同的环路滤波器进行了仿真,清楚地表明了电阻对相位噪声的影响.最后的实验结果证明了这种估计方法的精确性.  相似文献   

3.
锁相环频率合成器相位噪声分析   总被引:3,自引:0,他引:3  
频率合成器的相位噪声直接影响动目标雷达的改善因子。本文着重对锁相环频率合成器的相位噪声进行了较全面的分析,并对其中各组成部件的相位噪声也做了分析,分析的结果与实际测量结果基本吻合。文中最后提出了改善PLL频率合成器相位噪声的办法。  相似文献   

4.
取样锁相频率合成器的研究   总被引:6,自引:1,他引:6  
方立军  马骏  苏泉 《现代雷达》2004,26(8):49-51,60
对取样锁相合成器的工作原理、技术特点及应用前景进行了描述,对其相位噪声和环路稳定性进行了分析,重点讨论了环路滤波器与环路扩捕的没计。最后给出了取样锁相合成器典型技术性能。  相似文献   

5.
S频段锁相频率合成器的设计   总被引:1,自引:0,他引:1  
蒋涛  唐宗熙  张彪 《电讯技术》2008,48(8):60-62
介绍了小数式锁相频率合成器的设计方法及相关理论,分析了影响锁相环相位噪声的主要因素并设计了环路滤波器和Wilkinson功率分配器。由实验结果可知,小数式锁相频率合成器具有很好的相位噪声和较高的频率分辨率。  相似文献   

6.
提出一种基于直接频率合成技术(DDS)的锁相环(PLL)频率合成器,该合成器利用DDS输出与PLL反馈回路中的压控振荡器(VCO)输出混频,替代多环锁相频率合成器中的低频率子环,使合成器输出频率在89.6~110.4 MHz之间分辨率达1 Hz,并保持DDS相噪、杂散水平不变。结合DDS的快速频率切换和PLL环路跟踪能力,实现信号的快速跳频。本文给出了技术方案,讨论部分电路设计,并对主要技术指标进行理论分析,最后给出了实验结果。  相似文献   

7.
基于数字锁相的雷达频率合成器的研究   总被引:1,自引:0,他引:1  
方立军  马骏 《现代电子》2001,(3):21-25,29
在分析常规移频反馈数字锁相频率合成器相位噪声的基础上,提出了高频标置于环外、双反馈及倍相反馈等低相噪数字锁相频率合成技术,进行了比较详细的理论分析和讨论,给出了研究结果。  相似文献   

8.
快速有效的频率合成器的相位噪声性能仿真可以对频率合成器的设计实现提供有效的帮助.对此我们提出了一种仿真频率合成器整体相位噪声性能的新方法.首先对在Cadence下仿真得到的频率合成器中各模块相位噪声曲线进行拟合,然后在ADS下对应建立各模块的噪声模型,通过在ADS下仿真快速得到频率合成器整体的相位噪声性能.通过仿真验证了这种方法准确、快速.  相似文献   

9.
频率合成器广泛应用于现代各种电子设备中,甚至被人们喻为众多电子系统的"心脏"。其性能好坏直接影响通信设备的性能,尤其是影响接收机的灵敏度和选择性。对频率合成器相位噪声的概念进行了简单的阐述。从锁相环的分析模型出发,介绍相位噪声的特性,分析了影响相位噪声的各种主要因素,并提出了提高频率合成器相位噪声性能的一些基本方法。通过实例介绍了环路滤波器参数的选择与计算。  相似文献   

10.
基于数字锁相的雷达频率合成器的研究   总被引:1,自引:0,他引:1  
在分析常规移频反馈数字锁相频率合成器相位噪声的基础上,提出了高频标置于环外、双反馈及倍相反馈等低相噪数字锁相频率合成技术,进行了比较详细的理论分析和讨论,给出了研究结果。  相似文献   

11.
在现代电子技术中,数字式频率合成器在通信、雷达等系统中得到了广泛的应用,其相位噪声直接影响到系统的整体性能。提出了利用变频锁相方法改善微波波段频率合成器的相位噪声,并进行了频域分析,给出了相应的环路滤波器的设计。最后的实验结果给出了变频锁相与直接锁相的频率合成器相位噪声比较,可以看出采用变频锁相方式的频率合成器的相位噪声有了很大的改善。  相似文献   

12.
C波段宽带低噪声频率源的研制   总被引:1,自引:1,他引:0  
介绍了利用锁相环和混频技术,实现C波段低相噪跳频源的方案,该方案通过两个环路同时实现跳频及混频,步进36MHz,输出频率4428~5220MHz,具有低相位噪声,低杂散等特点。和以往锁相频率合成的不同之处在于:以往混频时采用主环信号4428~5220MHz作为混频器的RF端,而本方案为可以充分抑制辅环杂散,通过放大器将主环信号放大作为混频器的本振LO端。测试结果表明达到系统对项目的指标要求,该频率合成方案是可行的。  相似文献   

13.
金玉琳  佘世刚  周毅  保玲 《现代电子技术》2011,(21):193-195,198
为估计环路滤波器对锁相频率合成器输出相位噪声的贡献,建立了一种常用的有源差分环路滤波器噪声模型,并推导出滤波器中各噪声源贡献的噪声的理论公式。针对一实际滤波器贡献的相位噪声进行理论计算,考虑了滤波器中运放的非理想特性后,对滤波器中各个噪声源贡献的相位噪声进行了仿真。通过理论结果和仿真结果对比,得出理论公式对实际环路滤波器噪声进行了很好的估计。最后给出环路滤波器设计时在噪声性能方面的考虑。  相似文献   

14.
数字锁相环频率源相位噪声分析   总被引:2,自引:0,他引:2  
首先对频率源相位噪声的原理及其表征进行了简要的阐述,然后从数字锁相环频率源的分析模型出发,对其相位噪声谱密度进行了推导,同时分析了影响相位噪声的各项主要因素.最后提出了提高数字锁相环频率源相位噪声性能的一些方法。  相似文献   

15.
张坤  陈义  张子才 《现代电子技术》2007,30(19):110-111,114
由频率合成技术获得的信号源具有高频率稳定度和准确度,并且能方便地改变频率,其中频率合成方法有直接式和间接式两种。锁相环频率合成器是目前应用较为广泛的一种频率合成技术。简要介绍了锁相环频率合成器的原理以及集成锁相环CD4046的内部电路构成,给出了一个基于CD4046的频率范围和频率间隔均可调的频率合成器的设计实例。该方案简单易行且易于调试,具有较高的实用价值。  相似文献   

16.
黄小东  习友宝 《电子器件》2012,35(6):751-754
为了得到射频接收机中稳定的频率源,设计了一种以ADF4111为核心的锁相式频率源,采用单片机进行控制。介绍了锁相环芯片ADF4111的基本结构、工作原理及其编程控制过程,同时介绍了环路滤波器和压控振荡器的设计。测试表明该频率源的工作频率为754 MHz~764MHz,频率步进为100kHz,相位噪声优于-90dBc/Hz@10kHz、-110 dBc/Hz@100kHz,输出功率为6dBm。  相似文献   

17.
使用0.18μm1.8VCMOS工艺实现了U波段小数分频锁相环型频率综合器,除压控振荡器(VCO)的调谐电感和锁相环路的无源滤波器外,其他模块都集成在片内。锁相环采用了带有开关电容阵列(SCA)的LC-VCO实现了宽频范围,使用3阶MASHΔ-Σ调制技术进行噪声整形降低了带内噪声。测试结果表明,频率综合器频率范围达到650~920MHz;波段内偏离中心频率100kHz处的相位噪声为-82dBc/Hz,1MHz处的相位噪声为-121dBc/Hz;最小频率分辨率为15Hz;在1.8V工作电压下,功耗为22mW。  相似文献   

18.
为提高PLL频率合成器的性能,简化环路滤波器的设计过程,提出了PLL频率合成器中有源环路滤波器的一种设计方法。首先给出一种实用的三次特性的有源环路滤波器结构,根据电路结构求出其频率特性,结合PLL频率合成器中鉴相器-VCO-分频器的相位传递函数,确定使系统稳定的相位最大返回处频率,合理分配滤波器的零、极点,进而综合出环路滤波器的设计方法,以及电路中各元件的计算公式。文中给出了设计实例并进行了PSPICE仿真,结果表明其性能完全能达到设计要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号