首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
本文给出了一种高速SiGe BiCMOS直接数字频率合成器设计。该数字频率合成器单片集成了高速DDS数字核,10位差分电流舵 DAC,串/并接口和时钟控制逻辑。芯片采用0.35μm SiGe BiCMOS标准工艺流片,工作在1GHz系统频率。测试结果显示,该DDS能够生成高达400+ MHz的捷变模拟sine波形。  相似文献   

2.
给出了一种基于DSP的舰载搜索雷达交流伺服控制系统的设计方法。采用高速数字信号处理芯片TMS320LF2407A作控制主体,交流变频器和交流无刷电机作驱动,采用先进的数字PID控制算法,组成全数字交流伺服系统,保证系统具有很高的精度、可靠的稳定性和良好的可扩展性。仿真试验表明该设计满足舰载雷达伺服控制系统的要求。  相似文献   

3.
基于FPGA的高速数字BOXCAR数据采集系统   总被引:2,自引:0,他引:2  
文章提出了一种基于FPGA的高速数字累加平均器数据采集系统的设计方案,对其中的高速AD转换、FPGA逻辑控制、高速数字累加平均器以及USB2.0接口等进行了讨论,完成了系统和实验,并已应用于分布式光纤传感器的实际检测。  相似文献   

4.
针对宽带数字阵列雷达系统的特点,提出了一种以高速路由交换网络与高速点对点数据传输网络为基础的标准化、模块化、可扩展和可重构的软件化通用宽带数字阵列处理架构,并结合某宽带数字阵列雷达系统的实际需要,详细论述了系统的组成、控制信息和海量数据传输的方式、相关功能实现方案和实测验证结果。该系统实现方案可以有效地提高宽带数字阵列雷达系统软硬件协同开发效率,便于新技术快速应用以及雷达系统功能性能的灵活扩展和提升。  相似文献   

5.
该系统不同滑不或光学装置,可完成束线机框架与束线机线盘架之间控制信号,传感器功率和高速数字数据的传输。  相似文献   

6.
为了满足高速数字系统的数据处理需求,实现数字前端与计算机之间的高速通信,设计并实现了一种基于FMC规范和PCI-Express协议的数据接口系统.对该接口系统的硬件系统的基本构成、在FPGA上实现基于PCI-E协议的高速数据传输及基于FMC规范的高度模块化硬件设计做了详细论述.该系统的传输速率可达34Gbps,且可以根据不同的数字前端进行通信接口模块调整.  相似文献   

7.
论述了UMC 65nm CMOS工艺实现的全定制全数字锁相环.该锁相环用于提供高速嵌入武SRAM内建自测试所需的时钟.分析了全数字锁相环的工作原理和电路架构,并给出了整个锁相环系统的电路和版图实现.编码控制振荡器是全数字锁相环中的核心电路,提出了一种改进的编码控制振荡器,具有高线性度和高精度的特点.在理论上分析了全数字锁相环系统的稳定性,并给出所采用的锁相环架构的稳定性公式.该锁相环达最高输出频率为2GHz,抖动小于1%.  相似文献   

8.
基于嵌入式的便携式OTDR系统设计   总被引:1,自引:0,他引:1  
根据城域网的结构特点,利用光纤时域反射仪的基本原理,介绍了一种基于ARM、FPGA和高速A/D转换器构建的便携式OTDR系统.该系统利用FPGA设计专用硬件电路用于数字累加求平均,并控制高速数据采集,使完成一次测量的时间相比于业界其它产品缩短了一个数量级,具有低功耗、低成本和测试时间极短等优点.  相似文献   

9.
随着高速芯片的发展,高速数字系统电路板的设计越来越重要。本文简介一种现今PCB软件布线上用的传输线负载匹配设计,该方法能优化系统性能,增加电磁兼容能力,使系统工作正常。  相似文献   

10.
仪器与测验     
数模混合电路测试系统研制成功由中国科学院半导体研究所承担的国家“八五”攻关项目“数模混合测试系统”日前通过电子部验收。该系统由高速(多值)数模集成电路测试系统与高精(连续)数模集成电路测试子系统构成。解决了高速数字、高精数字、高速同步模拟管脚  相似文献   

11.
随着高速芯片的发展,高速数字系统电路板的设计越来越重要。本文简介一种现今PCB软件布线上用的传输负载匹配设计,该方法能优化系统性能,增加电磁兼容能力。使系统工作正常。  相似文献   

12.
直接数字合成(DDS)具有分辨率高、频率变换快、应用广泛等优点。设计了一种基于CPLD控制的DDS方式的高速信号源系统。该系统利用CPLD对DDS进行高速实时控制可以产生任意频率的正弦、方波信号,并且具有频率范围宽、步进小、幅度和频率的精度高等优点。文中给出了部分AD9850芯片和CPLD的硬件接口和程序代码。  相似文献   

13.
1概述GSM-R(GSM for railway)为铁路综合数字移动通信系统,是一种基于目前世界最成熟、最通用的公众无线通信系统GSM(全球数字移动通信系统)平台上的、专门为满足铁路应用而开发的数字无线通信系统,可满足铁路通信列车调度、列车控制、高速行驶等业务的通信需求。  相似文献   

14.
传统的以PC机为控制核心的AFM(atomic force microscope)越来越无法满足快速成像的要求,具有先进控制系统的高速AFM正成为国内外的一个研究热点.本文介绍了一种以DSP(digital signal processor)为控制核心的AFM系统.在该系统中,自动进针/退针、扫描电压的产生、A/D采样、D/A输出以及数字闭环反馈控制等任务均在DSP控制下完成;在分辨率为512×512时,可以获得行频55 Hz的扫描速度.实验表明,即便在这样高速扫描的情况下,该系统仍具有良好的成像性能.  相似文献   

15.
提出了一种基于单片机控制的DDS方式的高速宽频信号源系统,并对其中的LCD显示、输出运算放大模块、D/A转换模块、幅度控制模块等进行了介绍。该系统可以产生任意频率的正弦、方波、三角波信号及其各种模拟和数字调制信号功能,并且具有频率范围宽、步进小、幅度和频率的精度高等优点。  相似文献   

16.
基于DSP的激光标记数字控制系统设计   总被引:1,自引:1,他引:0       下载免费PDF全文
赵元黎  周建涛  项寅 《激光技术》2012,36(6):724-726
为了设计激光标记数字振镜控制系统,采用数字信号处理器芯片作为数字控制板的主处理器,使用具有高传输速率和支持热插拔的通用串行总线进行上位机与数字控制板的通信;标记图形的数据处理算法由具有高速运算能力的数字信号处理器完成,复杂可编程逻辑器件芯片完成控制信号的时序控制和输出,使用传送差分信号的RS-485总线进行控制系统与数字振镜和激光器的通信,根据理论分析和参量模拟,得到了对数字振镜的转动角度和激光器功率的高精度控制。结果表明,该系统可以实现实时、高速、高精度的激光标记。  相似文献   

17.
数字中频接收机的设计与实现   总被引:4,自引:2,他引:4  
数字中频接收机(DIFR)是对中频信号直接采样,其信道化功能由数字正交下变频器和数字滤波器来实现。因此,DIFR适用于接收和处理多载波、多模式信号,可解决很多种信号之间的互通互连问题。本文基于DIFR对动态范围、带宽、自动增益控制和高速信号采集等技术需求,优化设计了一种大动态宽带DIFR,给出了该系统的实现方案、各部分的参数分配及系统设计指标;给出了一种新型的数字自动增益控制(DAGC)实现电路,并提出了其控制算法。  相似文献   

18.
模糊控制器专用集成电路的设计与实现   总被引:1,自引:0,他引:1  
袁欣  干萌 《微电子学》1996,26(1):24-28
提出了一种用数字逻辑电路设计模糊控制器的方法。该模糊控制器电路不用CPU,全部算法由数字逻辑电路实现,具有运算速度快的特点,适合于需要高速控制的场合。该模糊控制器电路具有被激活的规则自动生成功能,不需要大规模的RAM或ROM存储模糊规则,电路规模小,易于实现,特别适合于输出控制量为离散值的应用场合。已在一片FPGAXilinx4010PG191-6上实现了该模糊控制器电路,并成功地应用于温控系统。  相似文献   

19.
《电子与信息学报》2016,38(4):964-969
干涉仪利用通道间的相关运算进行测量,是干涉式成像的基本单元。太赫兹成像在安全检查、军事侦查等方面有着广泛的应用前景。将干涉成像测量引入太赫兹领域后,为解决相关运算中高速信号的相位同步问题,该文提出基于低速FPGA控制的交叉同步方案,用低硬件代价解决高速采样信号的相位同步问题,并完成了一套多通道高速数字相关系统。系统的最高采样速率为5 GHz, ADC有效位数大于等于6位,相关器积分时间可调。最后,利用该数字相关器和相应的太赫兹微波元器件搭建了中心频率为0.44 THz的干涉仪,并得到了清晰的干涉条纹,其线性相位误差小于2 。该研究为今后设计太赫兹干涉成像仪提供了基本单元。  相似文献   

20.
文章介绍了一个以高速DSP为核心的数字语音处理系统的设计,该系统主要由数字语音处理模块和路由协议处理模块组成。在数字语音处理模块的设计中,使用了6片TI公司的16位定点高速DSPTMS320VC549,每个数字语音处理模块可以处理16路话音信号。高速的DSP性能保证话音数据能够正确及时地得到处理,它构成了IP电话的处理核心。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号