共查询到20条相似文献,搜索用时 312 毫秒
1.
2.
3.
4.
电脑发展速度快,更新换代快,降价速度也快。部分消费者在选购电脑时,首选CPU速度(即主时钟频率),生怕CPU落伍;电脑经销商作广告,也往往突出CPU的型号和速度,而忽视其它性能指标。一台电脑好不好,除了看CPU外,还要看与其配合的其它设备:如拥有PⅢ450MHz的CPU,其外部总线使用ISA总线,速 相似文献
5.
褒贬不一PentiumⅢ处理器是第一款专门为增强用户互联网体验而设计的微处理器。它在性能上有了大幅度的提升、并提供了全新的互联网体验。该处理器核心速度目前为450MHz、500MHz;系统总线频率为100MHz;采用第六代CPU核心──P6微架构,针对32位应用程序进行优化,双重独立总线、动态执行;一级缓存大小为16KB指令缓存加16KB数据缓存;二级缓存大小为512KB,速度相当于CPU核心速度的一半;采用SECC2封装;新增加了能够增强音频、视频和3D图形效果的70条SSE互联网指令集SSE指令集及处理器序列号。这个PentiumⅢ处理器序列号令… 相似文献
6.
1996年4月,Intel公司提出了一种新方法,使图形加速器可以直接存取系统存储器中的数据。这种方法叫做AGP(Advaced GraphicsPort的缩写,即先进图形端口),它为系统存储器提供宽带宽、短等待时间的连接,使主处理器与图形加速器之间的所有事务处理速度高于通常由PCI总线提供的速度。AGP接口是在PCI2.1总线规范的基础上加以扩充,以支持更高的数据传输速度。为此,它对PCI规范增加了三项主要的扩充标准。首先是允许对存储器提出深流水线的读写请求,以掩盖主存储器的存取等待时间并加快传输速度。其次是新的边带信号使地址和数据的多路分离与存储器请求的处理可同时进行,而更高的总线时钟速度(66或133MHz)则增加了传输带宽。 相似文献
7.
8.
9.
发展缘起 CPU的快速发展,内部速度达66MHz的比比皆是,且不断在提升当中,高端的CPU,已达200MHz,而且300MHz的也已上市,这些高端CPU,皆具64位元暂存器与汇流排,数据处理速度达1200MIPS。如图1所示为CPU所需频宽及DRAM记忆 相似文献
10.
11.
《电子产品世界》1997,(10)
多种接口 Pentium基 VMECPU板 查询号 231 VS SBC/Pxx是为 VME总线用户设计的PC兼容Pentium基CPU板。该单元采用 133、166或 200MHz CPU,备有 512kB 64位宽二级高速缓存同步SRAM。板内能安置 64MB 64位EDODRAM及1MB闪速EPROM。还为用户提供SCSI-1、SCSI-2或超级SCSI接口,Ethernet接口,以及分辨率为1600×1200带 2MB EDO帧缓存的图形接口。CPU板 3798美元起价。ConcurrentTechnologies公司电话:513-791—0073,传真:513-791—0074。 相似文献
12.
13.
14.
今天,高性能的CPU要求的数据速率超过了常规DRAM技术支持的极限。通过各种优化技术,我们能在一定范围内提高现有DRAM的速度和吞吐量。但当内存总线的速度超过50MHz时,就需要新的内存器件技术了。许多专家都一致认为同步DRAM(SDRAM)是解决这个问题的新的有效内存技 相似文献
15.
CPU即中央处理单元,它是计算机的心脏。衡量CPU芯片速度的基本参数是主频,即CPU的内部运算“时钟”,主频越高速度越快。不同主频的同级芯片一般只是结构基本相同的芯片的变种,例如386DX/25和386DX/33基本上是同样的芯片,区别在于386DX/25的工作频率为25MHZ,而386DX/33的工作频率为33MHZ,因此后者的速度也更快一些。提高主频是CPU高速发展的焦点之一,如:在不到两年的时间里,仅PentiumCPU的主频就经历60MHz、90MHZ、120MHZ、150MHZ、166MHZ等近10种类型。基本芯片的一种增强称为变频技术,即在基本时钟不变的… 相似文献
16.
手机实际是一台能够进行音频处理和射频收发的超小型电脑,它的内部同样有CPU、充当硬盘用于存放系统软件的Flash存储器(俗称“字库”)、相当于内存的动态存储器(俗称“暂存器”)。手机使用内含通信协议的专用CPU,一般普通GSM手机的Flash闪存容量 相似文献
17.
DDR SDRAM是Double DataRate SDRAM的缩写,即双倍速率同步动态随机存储器。DDR内存是在SDRAM内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与SDRAM相同的总线时钟频率下达到更高的数据传输率。虽然DDR2和DDR一样,都采用相同采样方式进行数据传输,但DDR2拥有两倍于DDR的预读取系统命令数据的能力。也就是说,在同样100MHz的工作频率下,DDR的实际频率为200MHz,而DDR2则可以达 相似文献
18.
文章介绍了一种基于FPGA的TFT-LCD显示控制器的设计和实现方法.通过增加片外显示存储器,由FPGA产生TFT-LCD所需的控制时序并完成总线仲裁逻辑,实现CPU和LCD模块对显示存储器的共享访问,有效的降低了CPU的负荷.该方案可灵活配置LCD时序和总线仲裁策略,以适应不同场合的TFT-LCD显示驱动需求,具有较高的实用价值.文中简单介绍了基于该方法的设计思路,并给出了一个驱动3.5寸16位(65536色)320×240 TFT-LCD显示屏的实例. 相似文献
19.
最新版本的PCMCIA标准(现在叫做PC卡标准)定义为一种PC卡的高性能32位总线主控接口,即CardBus.尽管CardBus保持同以往PCMCIA接口一定程度的后向兼容性,但是,CardBus将潜在的吞吐量从20MBps提高到理论上最高的132MBps.此外,总线主控能力还降低了主CPU同外设接口所需的开销.PC卡标准一开始只支持存储器接口.下一个版本增加了对I/O接口的支持.一种使用这两种接口之一的PC卡叫做16位PC卡,即用于主CPU和PC卡之间的通信的16位数据通道.当16位PC卡插入PC卡插座时,最初的接口是仅存储器接口.如果PC卡需要I/O和存储器接口,客户机软件就配置卡和插座. 相似文献
20.
本文讨论的是基于S5933的高速数据采集卡控制逻辑的实现方案,由于要求数据传输率比较高,所以使用S5933内部FIFO的DMA传输使传输达到PCI局部总线的32位33MHz。使用CPLD控制数据的传输使得板卡的成本比较低,控制起来相对比较简单,而CPLD内各个模块之间是并行操作的,使得传输速度能够达到PCI局部总线的速度。 相似文献