共查询到20条相似文献,搜索用时 15 毫秒
1.
2.
一种LCD驱动控制芯片设计研究 总被引:1,自引:0,他引:1
本文以液晶显示(LCD)控制驱动芯片为例,详细介绍了ASIC设计的流程.首先用TOP-DOWN方式对芯片系统进行整体功能划分,再以BOTTOM-UP方式进行原理图输入,最后进行芯片的功能,性能等各项模拟,并提交设计所需的网表和测试文档。 相似文献
3.
一种LCD驱动控制芯片设计研究 总被引:2,自引:0,他引:2
本文以液晶显示(LCD)控制驱动芯片为例,详细介绍了ASIC设计的流程,首先用TOP-DOWN方式对芯片系统进行整体功能划分,再以BOTTOM-UP方式进行原理图输入,最后进行芯片的功能,性能等各项模拟,并提交设计所需的网表和测试文档. 相似文献
4.
虽然各种小型微处理器(μP)得到大量应用,但其I/O口的引脚数却常感不够。这就要求我们珍惜每一个引脚。与总线类型的器件接口,例如与字符数字式的液晶显示器(LCD)接口,就会用掉大部分I/O引脚。即使把显示器设成4位二进制的传送方式,也要占去多达7条引脚线。一种 相似文献
5.
可编程并行I/O接口芯片8255A 总被引:1,自引:0,他引:1
<正> 一个微型计算机系统的构成必须包括接口电路,因为CPU要通过接口电路与外围设备如键盘、打印机、显示器等相连接。并行输入/输出(I/O)接口是计算机与外部交换信息的主要通道,也是进行系统扩展所必需的。并行输入/输出接口的最基本的特点是在多根数据线上以字节(字)为单位与I/O设备或被控对象传送信息。打印机接口,A/D、D/A转换接口,控设备接口等都是并行I/O接口。与此对应的有串行接口,它一根线上以数据位为单位与I/O设备或通信设备传送信,CRT、调制解调器接口等属于串行I/O接口。因此,并行口的“并行”含义不是指接口与系统总线一侧的并行数据线,而是指接口与I/O设备或被控对象一侧的并行数据线。并行口适应用于近距离传送的场合。由于各种I/O设备和被控对象多是与并行数据线相接的,因此用并行口来组成应用系统很方便。 相似文献
6.
7.
8.
9.
10.
11.
12.
提出了一种针对专用、多通道、大电容负载LCD驱动芯片的测试方案。通过FPGA为待测样片提供12.5MHz的基本时钟、状态控制及帧频选择向量,并向数字部分寄存器写入递减数据,验证了芯片单路驱动200pF容性负载时可以实现1 024级灰度、12V摆幅输出。针对测试中出现的全摆幅上升时间较长及大输出幅度时的非线性问题,对芯片中的相关模块进行了测试分析,指出输出缓冲级对Miller电容的充电速度及数模转换器(DAC)对采样电容的充电速度是影响性能的关键因素,可通过适当减小片上转换电阻或采样电容来提高芯片性能。最后提出了一种使用开关电容型DAC及误差放大AB类输出驱动级电路的改进方案。 相似文献
13.
I/O扩展芯片GM8166的原理与应用 总被引:2,自引:0,他引:2
本文介绍了成都国腾微电子有限公司推出的I/O扩展芯片GM8166的功能和特点,通过实例说明该芯片的使用方法.该芯片提供32位双向I/O口,与MCU接口简单,具有成本低、省PCB面积、速度快等优点. 相似文献
14.
芯片制造商AMD(AdvancedMicro Devices)(位于美国加州的Sunnyvale)协同它的合作伙伴,共同开发成功了一种新的I/O结构,命名为快速传输技术HTT(Hyper TransportTechnology)。据称在现有总线结构基础上采用HTT,可以显著地提高传输带宽,同时还可以通过替换原有的总线与桥接器,简化内部的连接。HTT可以在线路板上,在IC之间提供点到点的高速链路,对于每一对线的信号传输速率可达1.6GHz,并且可以达到12.8 GB的 相似文献
15.
16.
无线传感器网络中的Sink节点是数据汇聚的中心,它与数据采集终端通过一个串行接口连接.为了实现Sink节点与数据采集终端的通信,利用CC2430芯片的数据传输原理,用nesC语言编写了一个TinyOS系统下的I/O控制程序,并给出在CC2340芯片上实现的结果,可用来控制对Sink节点的输入和输出.对该程序进行一定的扩展和改进便可以实现对Sink节点与节点通信和数据传输的控制. 相似文献
17.
在单片机产品的设计过程中,笔者发现,实际经验在产品设计中是非常重要的,全凭书本上的理论知识是远远不够的,纸上谈兵是设计不出好产品的。为了提醒同行注意,现在将本人在设计微机定时器时的一点心得介绍给大家,仅供大家参考。1.微机定时器原理为了控制电锅炉的定时启停,我根据 相似文献
18.
硬件结构及电子设计的质量是决定FPGA性能的两个重要因素。针对这两个方面,提出了一种通用的FP-GA芯片I/O互连结构,利用"回线"的终端互补原理对各种互连线的悬空终端进行连接。根据所提出的I/O互连结构的特点,在较少编程点的前提下,减少传输管级联个数,对多路选择器和缓冲器进行优化,提出了一种节省芯片面积且速度较快的基于MUX-Buffer结构的布线开关。该结构已在FPGA芯片中实现,对I/O互连的仿真及测试结果表明,所提出的结构及电路实现具有很好的延时可预测性,与常规MUX结构相比,面积-延时乘积降低了10%左右。 相似文献
19.
一种用于 HDTV集成解码芯片的I/O控制策略 总被引:1,自引:0,他引:1
数据的存取控制是系统集成芯片软硬件协同设计中的关键环节。许多文献都给出了对 MPEG—2 MP@ML视频解码器的I/O控制策略,但是很少涉及如何有效地存取MPEG—2MP@ML的数据,特别是如何控制包含系统层、视频和音频三个部分进行解码的集成解码芯片的数据输入输出。本文通过详细的分析和计算,结合不同类型数据传送的特点,提出了一种有效的用于这种集成解码芯片的I/O控制策略,在增加有限的芯片引脚的情况下,简化了数据输入输出的控制逻辑,降低了片上用于I/O控制的逻辑资源。 相似文献